基于PC104的數據采集系統的研究與實(shí)現
1 引言
本文引用地址:http://dyxdggzs.com/article/152604.htm隨著(zhù)科技和經(jīng)濟的發(fā)展,嵌入式系統已經(jīng)被廣泛應用到家用市場(chǎng)、工業(yè)市場(chǎng)、商業(yè)市場(chǎng)、通訊市場(chǎng)和國防市場(chǎng)。PC104是一種嵌入式平臺,該平臺與IBM的PC機兼容,具有靈活的可擴展性,其小巧的尺寸非常適合嵌入式系統的應用?,F代的數據采集要求高速,高精度,需要一個(gè)處理能力強的嵌入式平臺,PC104正好符合這一要求。
本文基于PCM-3350型PC104嵌入式開(kāi)發(fā)平臺,采用MAX1308AD轉換芯片,設計了一個(gè)16通道,最高采集速度可達1Msps,分辨率為12bit,能夠進(jìn)行通道掃描采集和單通道采集的數據采集系統。
數據采集系統主要由放大電路、光耦隔離電路、多路選擇開(kāi)關(guān)、帶采樣保持器的AD模數轉換器、時(shí)鐘電路、CPLD控制電路、數據緩存(FIFO)等部分組成,總結構框圖如圖1所示:
2.1 A/D轉換數據采集電路
A/D轉換選用max1308AD芯片,它是一種采樣速率最高可達1Msps,分辨率為12bit的采集芯片,多達8個(gè)通道的同時(shí)采樣,+5V模擬電源,+3V至+5V數字電源,其硬件系統連接如圖2所示:
圖2 max1308AD硬件連接
2.2 FIFO存儲電路
FIFO電路芯片選用IDT公司的IDT7203,它是一個(gè)雙端口的存儲緩沖芯片,具有2048×9 的存儲結構,具有12ns 的高速存取時(shí)間,結構簡(jiǎn)單,便于操作,并具有控制端、標志端、擴展端和內部RAM 陣列,內部讀、寫(xiě)指針在先進(jìn)先出的基礎上可進(jìn)行數據的自動(dòng)寫(xiě)入和讀出。
2.3 CPLD控制電路設計
CPLD(EPM7160STC100-6)的設計是本采集系統的核心,它能夠對PC104地址總線(xiàn)進(jìn)行譯碼,所產(chǎn)生的邏輯控制信號對各個(gè)單元的工作狀態(tài)起控制作用。
數據的讀取可以采用查詢(xún)的方式。當FIFO的空標號有效時(shí),就產(chǎn)生一個(gè)中斷,使主機停止對FIFO的讀取。在PC104 ISA部分,用到ISA的16位數據總線(xiàn)D[0..15]。A[0..9]是PC104的地址總線(xiàn);IOW和IOR是對指定設備的讀寫(xiě)信號;AEN是允許DMA控制地址總線(xiàn)、數據總線(xiàn)及讀寫(xiě)命令線(xiàn)進(jìn)行DMA傳輸及對存儲器和IO設備的讀寫(xiě)。系統工作流程如圖3所示:
圖3 系統工作流程
數據采集系統的工作邏輯框圖如圖4所示:
圖4 數據采集系統的邏輯框圖
其中,地址譯碼、控制器:只有地址選中該模塊時(shí),A/D 才能工作,同時(shí)使PC104工作在16位數據線(xiàn)方式,A0到A3分別控制著(zhù)轉換通道的選擇;啟動(dòng)觸發(fā)器:用于控制A/D轉換的啟動(dòng),其操作通過(guò)寫(xiě)信號和CONVST等信號進(jìn)行;中斷響應寄存器:用于查詢(xún)A/D轉換完畢,FIFO為空引起的中斷。啟動(dòng)觸發(fā)器和中斷響應寄存器都位于狀態(tài)控制器內部;讀數據寄存器:當FIFO不為空,在FIFO中的轉換結果直接進(jìn)人數據總線(xiàn),第12位到15位 由CPLD提供,使數據與其相等再進(jìn)入16位數據總線(xiàn),完成整個(gè)轉換過(guò)程。
2.4 采集卡的地址分配
由于該數據采集卡是作為PC104的標準外設進(jìn)行工作的。PC104規定,外設的操作地址為A[9:0],在系統軟件設計中要防止地址沖突。PC104中使用A0~A9地址位來(lái)表示I/O端口地址,即可有1024個(gè)口地址,前512個(gè)供系統板使用,后512個(gè)供擴充插槽使用,當A9=0時(shí)表示為系統板上的口地址;當A9=1時(shí)表示擴充插槽接口卡上的口地址[2]。
因此本采集的的板卡地址由A[9:3]來(lái)確定,偏移地址由地址線(xiàn)的A[2:0]所確定,選擇該地址就意味著(zhù)相應的操作,CPLD對地址經(jīng)過(guò)譯碼后就產(chǎn)生相應的控制。對于板卡的地址,為了方便,還可在板卡上設置跳線(xiàn)。
采集卡的基地址分配和譯碼地址分配見(jiàn)表1,本文設計的數據采集卡的地址范圍是:2E0H―2F7H,不會(huì )發(fā)生地址沖突。
表1:數據采集卡的地址分配及譯碼
2.5 其他部分電路設計
由于MAX1308內部含有多路模擬開(kāi)關(guān),因此,采用2片MAX1308就可以進(jìn)行16個(gè)通道的同時(shí)采樣。硬件方面,為了減少延時(shí),提高速度,將CPLD或FIFO 和數據采集部分集中到一塊四層印制電路板,然后通過(guò)連接器連接到PC104。電源部分應將數字電源和模擬電源分開(kāi)??紤]到對于A(yíng)/D轉換的精度、穩定,使用6N137光耦隔離。
3 PC104平臺
PC104平臺硬件采用PC/104總線(xiàn)標準結構設計的產(chǎn)品PCM一3350主板。它是研華新一代高速低耗PC/104系列的代表產(chǎn)品??刂破髂K包括一個(gè)主控32位微處理器單元,具有32MRAM和內置的非易失存儲器用于數據和程序存儲,提供VGA,LCD顯示器接口;該模塊還具有一系列標準通訊口從而提供多種通訊方式,包括串行通訊(RS232,RS485)、以太網(wǎng)等以及一個(gè)PC104總線(xiàn)接口。
4 軟件設計
由于PC104CPU模塊支持可讀寫(xiě)的固態(tài)盤(pán),這種以半導體存儲設備來(lái)代替通常使用的磁盤(pán)驅動(dòng)器,可以大大提高系統的可靠性,降低系統的功耗和成本。本系統中,根據固態(tài)盤(pán)的特點(diǎn),操作系統軟件采用DOS6.22,以TuborC 2.O作為開(kāi)發(fā)環(huán)境,應用程序采用C語(yǔ)言和匯編語(yǔ)言相結合來(lái)實(shí)現除此在編寫(xiě)軟件時(shí),首先要設置好I/0板卡的基地址,再根據基地址來(lái)確認其他外圍寄存器端口地址,包括讀寫(xiě)端口、控制字和通道選擇等地址。
5 結束語(yǔ)
數據采集技術(shù)是信息科學(xué)的重要組成部分,已廣泛應用于國民經(jīng)濟和國防建設的各個(gè)領(lǐng)域,并且隨著(zhù)科學(xué)技術(shù)的發(fā)展,數據采集技術(shù)將有廣闊的發(fā)展前景。本文基于PC104的嵌入式平臺,采用MAX1308AD轉換芯片,設計了一個(gè)16通道,最高采集速度可達1Msps, 分辨率為12bit的數據采集系統,由于其小型化易攜帶的特點(diǎn),此數據采集系統可方便地用于野外作業(yè)。另外,隨著(zhù)PC104加入嵌入式領(lǐng)域,嵌入式系統的設計者就可以使用于桌面PC所兼容的軟件。 PC104已經(jīng)被廣大用戶(hù)證明是嵌入式領(lǐng)域的理想解決方案,尤其當它結合了PCI總線(xiàn)之后,它將如虎添翼。PC/104 的發(fā)展前景非??春?,“堆棧型PC”的前途無(wú)限光明。
本文作者創(chuàng )新點(diǎn):把各個(gè)電路模塊的控制信號集中到一片CPLD芯片上,采用柔性電路設計方法,增強了電路設計的靈活性和可開(kāi)發(fā)性。
評論