基于DSP的實(shí)時(shí)圖像處理系統
引言
本文引用地址:http://dyxdggzs.com/article/152273.htm本文設計了基于TMS320C6000系列DSP的MPEG-4編碼器。將攝像頭獲取的圖像以MPEG-4標準進(jìn)行實(shí)時(shí)壓縮并通過(guò)VGA實(shí)時(shí)顯示,同時(shí)把壓縮好的數據通過(guò)PCI總線(xiàn)傳輸給ARM控制器,經(jīng)由ARM根據實(shí)際的需要進(jìn)行視頻數據的網(wǎng)絡(luò )傳輸。
MPEG-4 是一種開(kāi)放性標準,其中許多部分都沒(méi)有規定,可以加入一些新的算法,因此采用通用DSP 能夠隨時(shí)更新算法、優(yōu)化算法,使得編碼效率更高。由于MPEG-4 編碼算法復雜,需要存儲的數據量大,無(wú)論是存儲空間分配、數據傳輸還是運算速度對DSP來(lái)說(shuō)都是挑戰。
C6000系列DSP是TI公司生產(chǎn)的高檔DSP。這一系列DSP都是基VelociTITM構架的VLIW DSP,它在每個(gè)周期可以執行八條32bit 的指令, 具有高達200MHZ的CPU,從而使得其運算能力達到1600MIPS。而6416在600MHz主頻下,只利用50%的運算能力就可以同時(shí)進(jìn)行單通道MPEG-4視頻編碼、單通道MPEG-4視頻解碼和單通道MPEG-2視頻編碼的處理。同時(shí)其對外接口靈活、開(kāi)發(fā)工具齊全,被大多數嵌入式圖像實(shí)時(shí)壓縮系統所采用。因此本系統采用TI公司TMS320C6416芯片為核心處理器。
1.TMS320C6416的結構及特點(diǎn)
DSP的CPU結構如圖1所示,它具有兩個(gè)通道,每個(gè)通道具有4個(gè)功能單元(1個(gè)乘法器和3個(gè)算術(shù)邏輯單元),16個(gè)32位通用寄存器,每個(gè)通道的功能單元可以隨意訪(fǎng)問(wèn)本通道的寄存器。CPU還有兩個(gè)交叉單元,通過(guò)它們,一個(gè)通道的功能單元可以訪(fǎng)問(wèn)另一個(gè)通道的寄存器。另外, CPU還具有256 bit寬的數據和程序通道,可以使程序存儲器在每個(gè)時(shí)鐘周期提供8條并行執行指令。這種CPU結構是DSP具有VLIW結構的最基本條件。此DSP的存儲空間映射為內部存儲器、內部外設及擴展存儲器。其中內部存儲器由64KB內部程序存儲器和數據存儲器構成,內部程序存儲器可以映射到CPU地址空間或者作為Cache操作。內部和外部數據存儲器均可通過(guò)CPU、DMA或HPI(Host Interface)方式訪(fǎng)問(wèn),HPI接口使上位機可以訪(fǎng)問(wèn)DSP的存儲空間。
2.系統硬件設計
本系統主要分為三部分,分別是視頻采集模塊、視頻的MPEG-4編碼模塊和視頻傳輸模塊,其結構框圖如圖2所示。
評論