基于DSP+FPGA的實(shí)時(shí)視頻采集系統設計
0 引言
圖像是自然生物或人造物理的觀(guān)測系統對世界的記錄,是以物理為載體,以介質(zhì)來(lái)記錄信息的一種形式。圖像信息是人類(lèi)認識世界的重要知識來(lái)源。據學(xué)者統計,人類(lèi)所得的信息有80%以上是來(lái)自眼睛攝取的圖像。而事實(shí)上,這種靜態(tài)的圖像已無(wú)法滿(mǎn)足人們對視頻信息的要求。隨著(zhù)人們對視頻數據的要求越來(lái)越高,高清晰、實(shí)時(shí)性視頻數據量越來(lái)越大,視頻的實(shí)時(shí)處理難度也在逐漸增大。本文給出了一款基于DSP+FPGA的嵌入式實(shí)時(shí)視頻采集系統的設計方法,該系統可以廣泛應用于關(guān)系公共安全的場(chǎng)所,如銀行、機場(chǎng)、車(chē)站、商場(chǎng)等。
1 實(shí)時(shí)視頻采集系統結構
常見(jiàn)的視頻采集系統主要有兩種:一種是基于單處理器(單片機、ARM等)的視頻采集卡,特點(diǎn)是結構簡(jiǎn)單,易于實(shí)現,缺點(diǎn)是無(wú)法實(shí)時(shí)地對視頻數據完成處理,需要使用外部處理器來(lái)完成特定的視頻處理算法,因而成本高,升級維護難度大;另一種是基于主從處理器(ARM+DSP,FPGA+DSP等)的嵌入式視頻采集卡,特點(diǎn)是系統高度集成,易于維護升級,可以滿(mǎn)足視頻采集的需求,同時(shí)可以完成特定的視頻算法,成本較低。因此,本文給出了一種基于DSP+FPGA的嵌入式視頻采集系統設計方案。其系統結構框圖如圖1所示。
2 系統硬件設計
本系統的設計思路是通過(guò)模擬的視頻攝像頭來(lái)獲取視頻信號,然后采用模數轉換芯片SAA71 11A將模擬的PAL制式視頻信號轉換為YUV4:2:2的數字視頻信號。設計使用FPGA芯片EP1C6Q240C8作為協(xié)處理器,來(lái)完成視頻信號的緩存和視頻幀的合成,通過(guò)雙RAM的乒乓結構來(lái)實(shí)現視頻幀的完整性,并在完成視頻數據的預處理后,將視頻數據傳入到DSP中,完成特定的視頻處理算法(如壓縮等),最后對處理完的視頻數據進(jìn)行傳輸和存儲。同時(shí),主處理器DSP還負責對視頻采集芯片進(jìn)行初始化配置。其系統硬件結構如圖2所示。
2.1 視頻采集模塊
設計一個(gè)視頻采集系統的重要環(huán)節,通常是將外部的光信號轉換成電信號,然后通過(guò)專(zhuān)用的視頻轉換芯片,來(lái)將模擬的視頻信號轉換為數字視頻信號。本設計采用的是模擬CMOS攝像頭和Philips公司的高性能視頻模數轉換集成電路芯片SAA71 11A。
評論