基于散列DMA的高速串口驅動(dòng)設計
接收數據時(shí),對方發(fā)過(guò)來(lái)的數據量一般是未知的。構造含有100個(gè)節點(diǎn)的循環(huán)鏈表結構,每個(gè)節點(diǎn)對應的傳輸塊大小為接收FIFO Level。數據源地址為UART數據寄存器的地址,首節點(diǎn)的目的地址為接收數據內存區域的首地址,此后節點(diǎn)的目的地址每次向后偏移(FIFO Level×2)個(gè)字節,數據位寬為16(8個(gè)數據位,4個(gè)狀態(tài)位,4個(gè)保留位)。當接收到的數據達到接收內存區域的80%(RECV_TH)時(shí),需要通知數據發(fā)送方停止數據傳輸,在第80個(gè)節點(diǎn)處設置DMA中斷,該節點(diǎn)為閾值節點(diǎn)。采用本文的設計方案接收1幀不超過(guò)RECV_TH大小的數據,最多產(chǎn)生一次RTI中斷。當接收到的數據量少于FIFOLevel時(shí)不會(huì )觸發(fā)DMA接收,在RTI中斷中把UART接收FIFO中的數據復制到內存中的數據接收區,同時(shí)使DMA接收節點(diǎn)的目的地址向后偏移相應的長(cháng)度并更新閾值節點(diǎn)的位置。接收數據流程如圖4所示。如果采用DMA塊傳輸方式,就必須額外使用一個(gè)環(huán)形數據緩沖區(Ring Buffer),每次接收到指定大小的數據塊后產(chǎn)生DMA中斷,在中斷服務(wù)程序中將接收到的數據復制到環(huán)形數據緩沖區中。
3.3 驅動(dòng)測試
本文的設計方案直接應用于工業(yè)級的HMI產(chǎn)品,必須經(jīng)過(guò)嚴格的測試。利用3臺西門(mén)子S7系列PLC和1臺產(chǎn)品樣機搭建令牌網(wǎng),使用西門(mén)子MPI協(xié)議進(jìn)行測試,并利用數據分析工具ProfiTrace監測通信過(guò)程。測試結果表明,2 400 bps~12 Mbps的各個(gè)波特率下都能進(jìn)行穩定的數據通信。
結 語(yǔ)
本文詳細介紹了DMA數據傳輸的特點(diǎn)和散列DMA的工作方式。在此基礎上,提出了一套基于散列DMA的高速串口驅動(dòng)設計方案,發(fā)送數據完全由DMAC完成,無(wú)需觸發(fā)任何中斷,接收1幀不超過(guò)接收區閾值的數據最多產(chǎn)生1次RTI中斷。和現有的各種利用DMA塊傳輸進(jìn)行串口數據通信的方案相比,中斷次數大幅減少,大大提高了數據傳輸的效率。在應用了本方案的人機界面產(chǎn)品上,實(shí)現了波特率高達12 Mbps的穩定數據傳輸。對于在其他平臺上設計實(shí)現高速串口,本方案是一個(gè)很好的參考。
評論