<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 嵌入式系統 > 設計應用 > 怎樣實(shí)現Verilog模擬PS2協(xié)議

怎樣實(shí)現Verilog模擬PS2協(xié)議

作者: 時(shí)間:2010-06-20 來(lái)源:網(wǎng)絡(luò ) 收藏

讀鍵盤(pán)值相當簡(jiǎn)單嘛,比SPI、I2C簡(jiǎn)單多了...下面介紹一下具體過(guò)程.

本文引用地址:http://dyxdggzs.com/article/151792.htm

1.明確接線(xiàn)關(guān)系,只需接4根線(xiàn),VCC要+5V,3.3我測試過(guò)不能用,時(shí)鐘和數據線(xiàn)要用bidir雙向口線(xiàn),FPGA可以不用外接上拉電阻。另外,USB鍵盤(pán)也可以用,只要用一個(gè)轉接頭轉成即可。

2.讀取基本的鍵盤(pán)數據,不需要FPGA發(fā)送任何數據,只需讀取鍵盤(pán)發(fā)回來(lái)的數據即可
如下面的時(shí)序圖,每次鍵盤(pán)發(fā)送11個(gè)clock信號,我們需要做的事情就是在時(shí)鐘的下降沿讀取數據

3.如何來(lái)采樣CLK低電平?
這里可以用一個(gè)FIFO來(lái)儲存數據,如下面的程序,當ps2_clk信號處于下降沿時(shí),ps2_clk_fallingedge值將被置高

reg [2:0] ps2_clkr;//用一個(gè)fifo來(lái)采樣ps2_clk信號;
always @(posedge clk)
ps2_clkr = {ps2_clkr[1:0], ps2_clk};

wire ps2_clk_risingedge = (ps2_clkr[2:1]==2'b01); // now we can detect ps2_clk rising edges
wire ps2_clk_fallingedge = (ps2_clkr[2:1]==2'b10); // and falling edges

4.當檢測到第一個(gè)低電平時(shí),我們只需要連續讀取11個(gè)周期值就可以了,這里用一個(gè)變量i來(lái)控制

always @(posedge clk)
if(rst)
i = 0;
else
begin
if(ps2_clk_fallingedge)
begin
data2[i] = data[i];
data[i] = ps2_data;
if(i10) i = i+1;
else i = 0;
end
end

最后來(lái)解釋下這11個(gè)數據的功能,如下表

5.如果想進(jìn)一步區分鍵值,就需要查表了,如下表


上一頁(yè) 1 2 下一頁(yè)

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>