<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 嵌入式系統 > 設計應用 > 數字電壓表的VHDL設計與實(shí)現

數字電壓表的VHDL設計與實(shí)現

作者: 時(shí)間:2011-01-09 來(lái)源:網(wǎng)絡(luò ) 收藏

介紹的組成及工作原理,論述了基于語(yǔ)言和FPGA芯片的系統的思想和過(guò)程。
  關(guān)鍵詞:;語(yǔ)言;FPGA

本文引用地址:http://dyxdggzs.com/article/151114.htm
Realization of Digital Voltmeter
ZHAO Xiaobo, LIU Zhanwei, LI Sujuan
(Department of Computer, Shijiazhuang Railway Institute, Shijiazhuang050043, China)
  Key words: digital voltmeter; VHDL; FPGA
  在硬件電子電路領(lǐng)域中,電子自動(dòng)化(EDA)工具已成為主要的設計手段,而VHDL語(yǔ)言則是EDA的關(guān)鍵技術(shù)之一,它采用自頂向下的設計方法,即從系統總體要求出發(fā),自上至下地將設計任務(wù)分解為不同的功能模塊,最后將各功能模塊連接形成頂層模塊,完成系統硬件的整體設計。本文用FPGA芯片和VHDL語(yǔ)言設計了一個(gè)數字,舉例說(shuō)明了利用VHDL語(yǔ)言數字系統的過(guò)程。
  整個(gè)數字電壓表的硬件結構如圖1所示。
  工作時(shí),系統按一定的速率采集輸入的模擬電壓,經(jīng)ADC0804轉換為8位數字量,此8位數字量經(jīng)FPGA處理得到模擬電壓的數字碼,再輸入數碼管獲得被測電壓的數字顯示。
  此電壓表的測量范圍:0~5V,三位數碼管顯示。
  數字電壓表的三大模塊都是用VHDL語(yǔ)言編程的。
2.1控制模塊
  用狀態(tài)機作法,產(chǎn)生ADC0804的片選信號、讀/寫(xiě)控制信號,通過(guò)狀態(tài)信號INTR判斷轉換是否結束;轉換結束后將轉換數據鎖存并輸出。其狀態(tài)轉換圖如圖2所示。
  ADC0804是8位模數轉換器,它的輸出狀態(tài)共有28=256種,如果輸入信號Vin為0~5V電壓范圍,則每?jì)蓚€(gè)狀態(tài)值為5/(256-1),約為0.0196V,故測量分辨率為0.02V。常用測量方法是:當讀取到DB7~DB0轉換值是XXH時(shí),電壓測量值為U≈XXH×0.02V;考慮到直接使用乘法計算對應的電壓值將耗用大量的FPGA內部組件,本設計用查表命令來(lái)得到正確的電壓值。
  在讀取到ADC0804的轉換數據后,先用查表指令算出高、低4位的兩個(gè)電壓值,并分別用12位BCD碼表示;接著(zhù)設計12位的BCD碼加法,如果每4位相加結果超過(guò)9需進(jìn)行加6調整。這樣得到模擬電壓的BCD碼。
 
  本模塊的功能仿真結果如圖3所示;當轉換數據為00010101,通過(guò)查表高4位0001是0.32V,而低4位0101是0.1V,最后的電壓輸出結果是0.32V+0.1V=0.42V,它的BCD碼表示為000001000010,仿真結果正確。
2.3掃描、顯示模塊
  如圖4所示,CLK是掃描時(shí)鐘,其頻率為1kHz,由給定的40MHz時(shí)鐘分頻得到;DATAIN是數據處理模塊輸出的電壓值的BCD碼;SEL是數碼管的片選信號;POINT是數碼管小數點(diǎn)驅動(dòng);通過(guò)掃描分別輸出3位電壓值的BCD碼DATAOUT,并通過(guò)DISP將BCD碼譯成相應的7段數碼驅動(dòng)值,送數碼管顯示。
  本文設計的VHDL語(yǔ)言程序已在MAXPLUSⅡ工具軟件上進(jìn)行了編譯、仿真和調試,并通過(guò)編程器下載到了EP1K100QC208-3芯片。經(jīng)過(guò)實(shí)驗驗證,本設計是正確的,其電壓顯示值誤差沒(méi)有超過(guò)量化臺階上限(0.02V)。本文給出的設計思想也適用于其他基于PLD芯片的系統設計。

關(guān)鍵詞: 實(shí)現 設計 VHDL 電壓表 數字

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>