<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

fpga

作者: 時(shí)間:2011-04-01 來(lái)源:網(wǎng)絡(luò ) 收藏

DCM 細節
業(yè)界大多數 FPGA 均提供數字時(shí)鐘管理(Xilinx 所有 FPGA 均具有此特性),幾乎消除了過(guò)去設計者在將全局信號設計到 FPGA 中時(shí)不得不面對的歪斜及其它問(wèn)題。

FPGA 的常見(jiàn)特性
當今的 FPGA 已經(jīng)遠遠超出了先前版本的基本性能,并且整合了如 RAM、時(shí)鐘管理和 DSP 這些常用功能的硬(ASIC 型)塊。 FPGA 的基本組件如下。

可配置邏輯塊 (CLB)
CLB 是 FPGA 的基本邏輯單元。實(shí)際數量和特性會(huì )依器件的不同而改變,但是每個(gè) CLB 都包含一個(gè)由 4 或 6 個(gè)輸入、一些選擇電路(多路復用器等)和觸發(fā)器組成的可配置開(kāi)關(guān)矩陣。開(kāi)關(guān)矩陣具有高度的靈活性,經(jīng)配置可以處理組合型邏輯、移位寄存器或 RAM。 有關(guān)更多架構細節,敬請參閱相應器件的數據手冊。
互連
CLB 提供了邏輯性能,靈活的互連布線(xiàn)則負責在 CLB 和 I/O 之間傳遞信號。布線(xiàn)有幾種類(lèi)型,從設計用于專(zhuān)門(mén)實(shí)現 CLB 互連、到器件內的高速水平和垂直長(cháng)線(xiàn)、再到時(shí)鐘與其它全局信號的全局低歪斜布線(xiàn)。除非另行說(shuō)明,否則設計軟件會(huì )將互連布線(xiàn)任務(wù)隱藏起來(lái),用戶(hù)根本看不到,從而大幅降低了設計復雜性。
SelectIO (IOB)
目前的 FPGA 可支持許多種 I/O 標準,因而為您的系統提供了理想的接口橋接。FPGA 內的 I/O 按 bank 分組 (見(jiàn)下圖) ,每個(gè) bank 能獨立支持不同的 I/O 標準。目前最先進(jìn)的 FPGA 提供了十多個(gè) I/O bank,能夠提供靈活的 I/O 支持。
存儲器
大多數 FPGA 中都提供嵌入式塊 RAM 存儲器,這樣可以在您的設計中實(shí)現片上存儲。這些能為您的設計實(shí)現片上存儲。Xilinx FPGA 提供高達 10 Mbits 的片上存儲 (每個(gè)區塊大小為 36 Kbits),能夠支持真正的雙端口運行。

完整的時(shí)鐘管理
業(yè)界大多數 FPGA 都提供數字時(shí)鐘管理(所有 Xilinx FPGA 都具有此特性)Xilinx 推出的最高級 FPGA 提供了數字時(shí)鐘管理和鎖相環(huán)鎖定功能,不僅提供了精確時(shí)鐘綜合功能,而且能夠降低抖動(dòng)和實(shí)現過(guò)濾。

FPGA 解決方案、應用以及終端市場(chǎng)
由于其自身的可編程特性, FPGA 成為了眾多不同的市場(chǎng)的理想選擇。Xilinx 作為業(yè)界領(lǐng)先公司提供了包含 FPGA 器件、高級軟件和可配置即用型 IP 核等在內的全套解決方案,可滿(mǎn)足以下市場(chǎng)和應用的需求:
應用方案

航空航天和軍用產(chǎn)品
用于實(shí)現圖形處理、波形生成和 SDR 部分重配置的抗輻射 FPGA 與 IP 核。
汽車(chē)
用于實(shí)現網(wǎng)關(guān)與駕駛員輔助系統、舒適性、便捷性、車(chē)載信息娛樂(lè )的汽車(chē)芯片和 IP 解決方案。
廣播
在視頻和音頻被廣泛采用(從演播室到生產(chǎn)與傳輸,再到消費類(lèi))的同時(shí),該解決方案也實(shí)現了一系列廣播鏈任務(wù)。
消費類(lèi)
高性?xún)r(jià)比解決方案支持新一代功能齊全的消費類(lèi)應用,如整合式手持設備、數字平板顯示器、信息家電、家庭網(wǎng)絡(luò )和住宅機頂盒等。
工業(yè)/科學(xué)/醫療
工業(yè)解決方案可以解決工業(yè)自動(dòng)化、電機控制和高端醫療成像領(lǐng)域中的特殊市場(chǎng)需求和挑戰。
存儲與服務(wù)器
針對網(wǎng)絡(luò )附加存儲(NAS)、存儲局域網(wǎng)(SAN)、服務(wù)器、存儲設備等的數據處理解決方案。
無(wú)線(xiàn)通信
針對無(wú)線(xiàn)設備的RF、基帶、連接、傳輸和網(wǎng)絡(luò )解決方案,可支持 WCDMA、HSDPA、WiMAX等標準。
有線(xiàn)通信
針對可編程網(wǎng)絡(luò )線(xiàn)卡包處理、成幀器/MAC、串行背板以及更多其它應用的端對端解決方案

技術(shù)解決方案
DSP

Xilinx XtremeDSP™ 計劃可幫助您開(kāi)發(fā)出高性能定制 DSP 解決方案,以滿(mǎn)足航空航天和軍用產(chǎn)品、數字通信、多媒體、視頻以及成像等行業(yè)需求
嵌入式處理
Xilinx 針對您獨特的餓嵌入式應用提供了一系列高度靈活的創(chuàng )新型處理解決方案。


上一頁(yè) 1 2 下一頁(yè)

關(guān)鍵詞: fpga

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>