基于DSP雙路音頻信號實(shí)時(shí)處理系統設計
摘要 采用TMS320C5509A作為核心處理器,給出了一種利用DMA結合多通道緩沖串口McBSP組成的語(yǔ)音信號采集系統的實(shí)現方法。合理分配了數據緩沖空間,可靠穩定地實(shí)現數據的實(shí)時(shí)更新,完成雙路立體聲信號的實(shí)時(shí)采集、處理和發(fā)送。闡述了AIC芯片與DSP連接的配置和數據接口的設計方法,給出CODEC與DSP之間數據傳輸的程序示例。試驗證明。該系統能夠高精度、高穩定地完成音頻信號的采集處理和發(fā)送任務(wù),適用于個(gè)人便攜式音頻通信設備的驅動(dòng)開(kāi)發(fā)。
關(guān)鍵詞 DSP;DMA;TLV320AIC23B;實(shí)時(shí)采集處理;緩沖更新
現代音頻信號處理領(lǐng)域,通常需要采集大量的數據進(jìn)行實(shí)時(shí)分析,并目逐步從處理單路信號發(fā)展為處理多路信號。對語(yǔ)音信號而言,采用元音強度與元音間隔作為聽(tīng)者識別信號的基礎參數。另外音頻信號處理的器件也從傳統的模/數、數/模轉換器發(fā)展成為多款高性能專(zhuān)用芯片。傳統的數據采集系統以工控機或普通單片機為核心,整個(gè)系統體積大、功耗高,未考慮語(yǔ)音數據實(shí)時(shí)處理和發(fā)送。設計的實(shí)時(shí)語(yǔ)音處理系統具有數據量大、緩沖更新迅速、穩定性高、采集發(fā)送延時(shí)小等特點(diǎn)。該系統利用DSP進(jìn)行數據處理,DMA與McBSP實(shí)現雙路音頻信號的實(shí)時(shí)并行采集發(fā)送,便于實(shí)驗室進(jìn)行數據分析、算法仿真和過(guò)優(yōu)化處理流程等,也可用于個(gè)人便攜式音頻通信設備的驅動(dòng)開(kāi)發(fā)。
1 硬件概述
該系統采用美國Texas Instruments公司TMS320VC55X處理器,其繼承了C54X系列的發(fā)展趨勢,低功耗、低成本,在有限的功率條件下能夠保持優(yōu)良的性能。工作在0.9 V,其核的功率僅為0.05W/MIPS,性能可達800 MIPS,對數字通信、語(yǔ)音處理等便攜式應用提出的挑戰提供了有效的解決方案。以TMS320VC5509A為例,該芯片共有3個(gè)多通道緩沖串口,分別為McBSP0、McBSP1、McBSP2,每個(gè)串口接收和發(fā)送數據使用獨立的時(shí)鐘,支持連續傳送,可直接與多媒體數字信號編碼器的工業(yè)接口以及ADC/DAC接口實(shí)現無(wú)縫連接,通過(guò)CPU或DMA對16 bit寄存器訪(fǎng)問(wèn)實(shí)現通信,由DX引腳發(fā)送數據,RX引腳接收數據。通信時(shí)鐘和幀同步有CLKX,CLKR,FSX以及FSR引腳來(lái)控制。TMS320VC5509A芯片提供
6個(gè)通道DMA控制器,可獨立于CPU完成4個(gè)標準接口的數據傳輸。每個(gè)通道可從一個(gè)數據源地址讀取數據后寫(xiě)入另一個(gè)口或目標地址。特別指出5509芯片具有64 kB雙訪(fǎng)問(wèn)RAM,其結構由8個(gè)4 kB×16位的塊組成,允許兩個(gè)端口同時(shí)訪(fǎng)問(wèn),提高了系統速度。
TLV320AIC23B是TI公司推出的一款高性能立體聲音頻編解碼器,內置耳機輸出放大器,支持MIC和LINE二選一的輸入方式。輸入和輸出都具有可編程的增益調節功能。TLV320AIC23B的模/數轉換器(ADC)和數/模轉換器(DAC)集成在芯片內部,可以在8~96 kHz的采樣率下,提供16 bit、20 bit、24 bit和32 bit的采樣數據。ADC和DAC的輸出信噪比分別可達90 dB和100 dB。AIC23B通過(guò)外圍器件對其內部寄存器進(jìn)行編程配置,其配置接口支持SPI總線(xiàn)接口和I2C總線(xiàn)接口,如表1所示。
AIC23b數據傳輸格式支持右判斷模式、左判斷模式、I2C模式和DSP模式4種方式,其中DSP模式專(zhuān)門(mén)針對TI DSP設計。這兩款芯片的I/O電壓兼容,從而使得二者可以無(wú)縫連接,因此,基于DSP和音頻Codec芯片AIC23B構建的硬件系統是一種理想的語(yǔ)音信號處理系統。在語(yǔ)音信號處理系統中,AIC23主頻為12 MHz,A/D和D/A轉換器的抽樣頻率為8 kHz,模擬音頻信號由LINEIN/MICIN輸入到該芯片,這些參數需要通過(guò)McBSP1對AIC23進(jìn)行配置實(shí)現。模擬音頻信號通過(guò)A/D轉換、編碼后,由數字音頻接口傳送給DSP的串口McBSP0,并接收DSP處理后的數據,收到的數字音頻信號經(jīng)解碼、D/A轉換后,從HEADPHO/LINEOUT輸出。本系統采用DSP模式,如圖1所示。
I2C總線(xiàn)協(xié)議是由Philips公司開(kāi)發(fā)的兩線(xiàn)式串行總線(xiàn),用于連接微控制器及其外圍設備,該協(xié)議已廣泛地應用于數字通信系統硬件電路設計中。
AIC23B與微處理器的接口有兩個(gè),一個(gè)是控制口,用于設置MC23B的工作參數,另一個(gè)是數據口,用于傳輸AIC23B的A/D、D/A數據。用I2C總線(xiàn)與AIC23B的控制口接口,對AIC23B的各個(gè)控制寄存器進(jìn)行設置。McBSP的發(fā)送與接收時(shí)鐘均由AIC23B提供。
評論