<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 嵌入式系統 > 設計應用 > 一種嵌入式VGA顯示系統實(shí)現

一種嵌入式VGA顯示系統實(shí)現

作者: 時(shí)間:2012-03-08 來(lái)源:網(wǎng)絡(luò ) 收藏

(Video Graphics Array)即視頻圖形陣列,是IBM在1987年隨PS/2機(PS/2 原是“Personal System 2”的意思,“個(gè)人系統2”,是IBM公司在1987年推出的一種個(gè)人電腦。PS/2電腦上使用的鍵盤(pán)鼠標接口就是現在的PS/2接口。因為標準不開(kāi)放,PS/2電腦在市場(chǎng)中失敗了。只有PS/2接口一直沿用到今天。)一起推出的使用模擬信號的一種視頻傳輸標準,在當時(shí)具有分辨率高、顯示速率快、顏色豐富等優(yōu)點(diǎn),在彩色顯示器領(lǐng)域得到了廣泛的應用。這個(gè)標準對于現今的個(gè)人電腦市場(chǎng)已經(jīng)十分過(guò)時(shí)。即使如此,仍然是最多制造商所共同支持的一個(gè)標準,個(gè)人電腦在加載自己的獨特驅動(dòng)程序之前,都必須支持的標準。例如,微軟Windows系列產(chǎn)品的開(kāi)機畫(huà)面仍然使用VGA顯示模式,這也說(shuō)明其在顯示標準中的重要性和兼容性。

本文引用地址:http://dyxdggzs.com/article/149489.htm

目前VGA技術(shù)的應用還主要基于 VGA顯示卡的,而在一些既要求顯示彩色高分辨率圖像又不使用計算機的設備上,VGA技術(shù)的應用卻很少。

基于 FPGA/CPLD的 VGA,可以在不使用 VGA顯示卡的情況下 VGA圖像的顯示和控制。該系統具有成本低、結構簡(jiǎn)單、應用靈活的優(yōu)點(diǎn)。

1 基于 FPGA/CPLD的VGA簡(jiǎn)介

通用VGA顯示卡系統主要由控制電路、顯示緩存區和視頻 BIOS程序三個(gè)部分組成。其控制電路主要完成時(shí)序發(fā)生、顯示緩沖區數據操作等功能;顯示緩沖區提供顯示數據緩存空間;視頻BIOS作為控制程序固化在顯示卡的 ROM中。在基于FPGA/CPLD的VGA的設計中,可以使用很少的資源,就產(chǎn)生 VGA各種控制信號,達到顯示彩色高分辨率圖像的要求,而不需用 VGA顯示卡和計算機設備。圖 1是基于 FPGA/CPLD的嵌入式 VGA顯示系統的結構框圖,圖中FPGA(Field-Programmable Gate Array),即現場(chǎng)可編程門(mén)陣列,它是在PAL、GAL、CPLD等可編程器件的基礎上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專(zhuān)用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現的,既解決了定制電路的不足,又克服了原有可編程器件門(mén)電路數有限的缺點(diǎn)。EP2C35F672C該芯片提供了 33216個(gè)邏輯單元 ,包括了嵌入式 18*18位乘法器、專(zhuān)用外部存儲器接口電路、4KB嵌入式存儲器件、4個(gè)鎖相環(huán)和高速差分 I/O等功能。

VGA接口芯片采用了 ADV7125,該芯片是美國 ADI公司生產(chǎn)的高速視頻數模轉換芯片,其像素掃描時(shí)鐘頻率有 50MHz、140 MHz、270 MHz、330MHz四個(gè)等級。ADV7125在單芯片上整合了三組 8位高速 D/A轉換器,可以分別處理紅、綠、藍視頻數據,特別適用于高分辨率模擬接口的顯示終端和要求高速 D/A轉換的應用系統。 ADV7125的輸入及控制信號非常簡(jiǎn)單:3組 8位的數字視頻數據輸入端,分別對應 RGB視頻數據,數據輸入端采用標準 TTL電平接口;4條視頻控制信號線(xiàn)包括復合同步信號 SYNC、消隱信號 BLANK、白電平參考信號 REF WHITE和像素時(shí)鐘信號 CLOCK;外接一個(gè) 1.23 V數模轉換參考電壓源和 1個(gè)輸出滿(mǎn)度調節。

2模塊劃分與模塊功能定義

FPGA采用了邏輯單元陣列LCA(Logic Cell Array)這樣一個(gè)概念,內部包括可配置邏輯模塊CLB(Configurable Logic Block)、輸出輸入模塊IOB(Input Output Block)和內部連線(xiàn)(Interconnect)三個(gè)部分。 現場(chǎng)可編程門(mén)陣列(FPGA)是可編程器件。與傳統邏輯電路和門(mén)陣列(如PAL,GAL及CPLD器件)相比,FPGA具有不同的結構,FPGA利用小型查找表(16×1RAM)來(lái)組合邏輯,每個(gè)查找表連接到一個(gè)D觸發(fā)器的輸入端,觸發(fā)器再來(lái)驅動(dòng)其他邏輯電路或驅動(dòng)I/O,由此構成了即可組合邏輯功能又可實(shí)現時(shí)序邏輯功能的基本邏輯單元模塊,這些模塊間利用金屬連線(xiàn)互相連接或連接到I/O模塊。FPGA的邏輯是通過(guò)向內部靜態(tài)存儲單元加載編程數據來(lái)實(shí)現的,存儲在存儲器單元中的值決定了邏輯單元的邏輯功能以及個(gè)模塊之間或模塊與I/O間的連接方式,并最終決定了邏輯單元的邏輯功能以及各模塊之間或模塊與I/O間的聯(lián)接方式,并最終決定了FPGA所能實(shí)現的功能, FPGA允許無(wú)限次的編程。

FPGA中包含了四個(gè)工作模塊: VGA時(shí)序發(fā)生器模塊、VGA圖像顯示調色板模塊、數據存儲器和數據讀寫(xiě)控制器。由于A(yíng)DV7125內部沒(méi)有顏色的轉換器 ,所以當數據存儲器中的數據為YUV信號時(shí),就要把YUV信號轉換成RGB信號,這一功能就是由VGA圖像顯示調色板模塊完成的,當顯示數據為 RGB信號時(shí),數據可以直接傳輸到ADV7125,不需調色板進(jìn)行顏色轉換。用FPGA對圖像進(jìn)行存儲和整理,并產(chǎn)生驅動(dòng)電路需要的各種控制波形由視頻控制器對顏色緩沖器進(jìn)行掃描,其中視頻控制器可以讀取像素顏色,用這些顏色來(lái)控制輸出設備的亮度。

VGA時(shí)序發(fā)生器模塊產(chǎn)生顯示器所需的時(shí)序,這是完成設計的關(guān)鍵,時(shí)序稍有偏差,顯示必然不正常,甚至會(huì )損壞彩色顯示器。

3、 VGA時(shí)序分析

顯示器是屬于電腦的I/O設備,即輸入輸出設備。它可以分為CRT、LCD等多種。它是一種將一定的電子文件通過(guò)特定的傳輸設備顯示到屏幕上再反射到人眼的顯示工具。

顯示器采用光柵掃描方式,即轟擊熒光屏的電子束在 CRT(陰極射線(xiàn)管)屏幕上從左到右(受水平同步信號 HSYNC控制)、從上到下(受垂直同步信號 VSYNC控制)做有規律的移動(dòng)。光柵掃描又分逐行掃描和隔行掃描。隔行掃描的顯示器掃描閃爍的比較厲害,會(huì )讓使用者的眼睛疲勞。目前微機所用顯示器幾乎都是逐行掃描。逐行掃描是指掃描從屏幕左上角一點(diǎn)開(kāi)始,從左向右逐點(diǎn)進(jìn)行掃描,每掃描完一行,電子束回到屏幕的左邊下一行的起始位置,CRT是一種使用陰極射線(xiàn)管(Cathode Ray Tube)的顯示器,主要有五部分組成:電子槍?zhuān)‥lectron Gun),偏轉線(xiàn)圈(Deflection coils),蔭罩(Shadow mask),熒光粉層(Phosphor)及玻璃外殼。它曾是應用最廣泛的顯示器之一,CRT純平顯示器具有可視角度大、無(wú)壞點(diǎn)、色彩還原度高、色度均勻、可調節的多分辨率模式、響應時(shí)間極短等LCD顯示器難以超越的優(yōu)點(diǎn),而且現在的CRT顯示器價(jià)格要比LCD顯示器便宜不少。

完成一行掃描所需時(shí)間稱(chēng)為水平掃描時(shí)間,其倒數稱(chēng)為行頻率;完成一幀(整屏)掃描所需的時(shí)間稱(chēng)為垂直掃描時(shí)間,其倒數為垂直掃描頻率,又稱(chēng)刷新頻率,即刷新一屏的頻率。

VGA顯示器要正確顯示圖像關(guān)鍵還是如何實(shí)現 VGA時(shí)序。視頻電子標準協(xié)會(huì )( VESA, Video Electronics Standards Association)對顯示器時(shí)序進(jìn)行了規范。 VGA的標準參考顯示時(shí)序如圖 2、圖 3所示。行時(shí)序和場(chǎng)時(shí)序都需要產(chǎn)生同步脈沖(Sync a)、顯示后沿 (Back porch b)、顯示時(shí)序段(Display interval c)和顯示前沿 (Front porch d)四個(gè)部分。

VGA的行時(shí)序如圖 2所示:每一行都有一個(gè)負極性行同步脈沖( Sync a),是數據行的結束標志,同時(shí)也是下一行的開(kāi)始標志。在同步脈沖之后為顯示后沿 (Back porch b),在顯示時(shí)序段(Display interval c)顯示器為亮的過(guò)程,RGB數據驅動(dòng)一行上的每一個(gè)象素點(diǎn),從而顯示一行。在一行的最后為顯示后沿(Back porch b)。在顯示時(shí)序段( Display interval c)之外沒(méi)有圖像投射到屏幕時(shí)插入消隱信號。同步脈沖(Sync a)、顯示后沿(Back porch b)和顯示前沿(Front porch d)都是在行消隱間隔內( Horizontal Blanking Interval),當行消隱有效時(shí), RGB 信號無(wú)效,屏幕不顯示數據。

04.jpg

VGA的場(chǎng)時(shí)序與 VGA的行時(shí)序基本一樣,如圖 3所示,每一幀的負極性幀同步脈沖(Sync a)是一幀的結束標志,同時(shí)也是下一幀的開(kāi)始標志。而顯示數據是一幀的所有行數據。

05.jpg

幾種常用的時(shí)序參數如表 1和表2 所示,首先,根據顯示器的性能選擇一種合適的VGA模式,然后由象素時(shí)鐘頻率和圖像分辨率計算出行總周期數,再把表 1和表 2中給出的 a、 b、c、d各時(shí)序段的時(shí)間按照象素計數脈沖源頻率折算成時(shí)鐘周期數。在 FPGA/CPLD中用計數器和觸發(fā)器,以計算出的各時(shí)序段時(shí)鐘周期數為基準,產(chǎn)生不同寬度和周期的脈沖信號,再利用它們的邏輯組合構成圖 2和圖 3中的 a、b、c、d各時(shí)序段以及 ADV7125的空白信號 BLANK和同步信號 SYNC。

一個(gè)示例就是 60Hz時(shí) 1280×1024分辨率顯示的 VESA標準,在 60Hz時(shí),屏幕每16.67毫秒更新一次。這個(gè)標準制定了幀大小,用它來(lái)定義分辨率和回掃次數之間的關(guān)系。對于分辨率大小為 1280×1024來(lái)說(shuō),幀的大小為 1688×1066,這個(gè)大小與像素時(shí)鐘(Pixel Clock)有關(guān),所謂像素時(shí)鐘就是對像素的刷新頻率。像素時(shí)鐘為 1688×1066×60Hz 或者 108 兆 Hz(MHz)時(shí),每個(gè)像素的刷新頻率也就是大約 9.26納秒,那么行頻就為 60×1066=63960 行/秒,也就是用顯示器的幀率乘以?huà)呙杈€(xiàn)數量??梢杂脦笮〉玫娇v向回掃次數,為了得到縱向同步長(cháng)度(Sync Length),可以從縱向幀大小減去縱向分辨率,也就是 1066-1024=42。

在顯示時(shí)序段( Display interval c),數據讀寫(xiě)控制器從數據緩存區讀取像素顏色,用這些顏色來(lái)控制輸出設備(顯示器)的亮度。

表 1:VGA行時(shí)序說(shuō)明

06.jpg

4、 VGA顯示器在雷達圖像顯示中的應用

最初,雷達顯示器到重要作用,在于使雷達接收機到數據以一種可視的形式表現出來(lái)。操作員可以輕易而精確地檢測目標的出現,提取目標的位置信息。隨著(zhù)數字信號處理和數字數據處理的進(jìn)步,越來(lái)越多的檢測和信息提取過(guò)用電子方法自動(dòng)完成,因此操作員的任務(wù)越來(lái)越少。

雷達獲取的信息是徑向圓掃描方式屬極坐標方式,所以早期船用雷達顯示器是一種平面位置顯示器,用極坐標表示,采用徑向圓掃描方式,在這種掃描方式中,熒光屏上掃描線(xiàn)線(xiàn)徑向掃描的數率取決于量程的大小。掃描線(xiàn)選轉的速度取決于天線(xiàn)的轉速。物標回波的亮度取決于回波視頻的信號的幅度。物標回波及各種符號視頻在屏上只能是天線(xiàn)每轉一圈才能亮一下,在整個(gè)平面上亮度不均,且量程小,回波亮度越低,容易丟失小目標。

隨著(zhù)VGA顯示器廣泛應用,VGA顯示器也開(kāi)始應用在雷達顯示上,但VGA顯示起的掃描方式是從左到右到掃描和從上到下的幀掃,屬于直角坐標的方式,而雷達獲取的信息是徑向圓掃描方式屬極坐標方式,所以要實(shí)現雷達數據的 VGA顯示首先要將雷達的極坐標信息轉換成直角坐標信息存入存儲器,再以直角掃描的方式從存儲器中讀出并顯示出來(lái)。
VGA顯示器可以將來(lái)自其他傳感器得信息 ,例如其他雷達 :空中交通管制雷達應答系統 (ATCRBS) 、軍用敵我識別 (IFF) 、低亮度 TV、前視紅外 (FLIR),避免碰撞系統或來(lái)自民用或軍用數據鏈的信息 ,都能組合到顯示器上 .除已處理雷達視頻和原始視頻外 ,雷達觀(guān)測的區域地圖及文字數字信息和圖形也能添加到 VGA顯示器上。

5、VGA顯示器在雷達應用中的優(yōu)點(diǎn)與平面位置顯示器相比,VGA顯示器的在雷達圖像顯示上有了更大優(yōu)勢:

1)克服了平面位置顯示器整個(gè)平面上亮度不均的缺點(diǎn)

2)避免顯示器的圖像的閃爍現象

3)便于彩色顯示

4)便于采用計算機顯示終端技術(shù)

5)降低了成本,提高了可靠性

本文作者的創(chuàng )新點(diǎn):在本設計中采用了 1280*1024的高分辨率顯示 ,克服了早期低分辨率 VGA顯示器雷達圖像分裂和定位精度低的缺點(diǎn) .。

linux操作系統文章專(zhuān)題:linux操作系統詳解(linux不再難懂)

led顯示器相關(guān)文章:led顯示器原理


鎖相環(huán)相關(guān)文章:鎖相環(huán)原理


關(guān)鍵詞: 實(shí)現 顯示系統 VGA 嵌入式

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>