<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 嵌入式系統 > 設計應用 > 多路選擇器設計及仿真

多路選擇器設計及仿真

作者: 時(shí)間:2012-03-29 來(lái)源:網(wǎng)絡(luò ) 收藏

工作內容:
1、一個(gè)多路器,利用ModelSimSE做功能;
2、利用Synplify Pro進(jìn)行綜合,生成xxx.vqm文件;
3、利用Quartus II導入xxx.vqm進(jìn)行自動(dòng)布局布線(xiàn),并生成xxx.vo(Verilog
4、利用ModelSimSE做后,看是否滿(mǎn)足要求。

注:
1. 器(Simulator)是用來(lái)仿真電路的波形。
2. 綜合工具(Synthesizer)的功能是將HDL轉換成由電路所組成的Netlist。
3. 一般而言,在電路的仿真上可分為Pre-Sim 和Post-Sim。Pre-Sim 是針而Post-Sim則是針對綜合過(guò)且做完成了Auto Place and Route(APR)的電路進(jìn)行仿真,以確保所的電路實(shí)現在FPGA上時(shí),與Pre-Sim 的功能一樣。

1、前仿真(Pre-Sim)
步驟一:打開(kāi)ModelSimSE,然后建立一個(gè)Project;
※建立Project的方式為點(diǎn)選File → New → Project…;
※設定Project Name 與Project location,按OK 即可建立Project。

步驟二:新增設計文檔或加入文檔。
※新增文檔的方式為點(diǎn)選File → New → Source → Verilog,然后對文檔進(jìn)行編輯并儲存為xxx.v;
※加入文檔的方式為點(diǎn)選File → Add to Project → File...,然后點(diǎn)選xxx.v;

步驟三:編譯(Compile)。
※編譯文檔的方式為點(diǎn)選Compile → Compile All,即可編譯所有的文檔。
※如果編譯時(shí)發(fā)生錯誤,在顯示錯誤的地方(紅字)點(diǎn)兩下,即可跳到錯誤。

步驟四:新增或加入測試平臺(Testbench)。
※當設計完電路后,為了確定所設計的電路是否符合要求,我們會(huì )寫(xiě)一個(gè)測 試平臺(Testbench);
※新增或加入測試平臺,然后編譯它。

步驟五:仿真(Simulate)。
※仿真的方式為點(diǎn)選Simulate → Simulate…;
※打開(kāi)Design里面的work,然后點(diǎn)選mux_4_to_1_tb 并Add 它,最后按Load 即可跳到仿真窗口。

步驟六:加入信號線(xiàn)。
※在窗口上按右鍵,然后點(diǎn)選Add → Add to Wave;

步驟七:看波形。
※在工具列上按Run,然后就會(huì )顯示波形;
※慢慢看波形吧,沒(méi)有波形就沒(méi)有真相!

以上就是使用ModelSim做Pre-Sim的基本流程,在此要特別強調的是,ModelSim所有的功能并不僅僅于此,如果你想要了解更多的話(huà),一切都要靠自己花時(shí)間去問(wèn)去試,只有努力的人才能有豐富的收獲,加油!

本文引用地址:http://dyxdggzs.com/article/149316.htm

2、綜合(Synthesis)
步驟一:打開(kāi)Synplify Pro,然后建立一個(gè)Project。
※先點(diǎn)選File,再點(diǎn)選New;
Project File,并設定File Name與File Location;

步驟二:加入設計文件。
※點(diǎn)選欲加入的xxx.v,然后按Add,再按OK后就可以將檔案加入。


上一頁(yè) 1 2 3 下一頁(yè)

關(guān)鍵詞: 仿真 設計 選擇

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>