基于DSP開(kāi)發(fā)系統設計與實(shí)現
3 時(shí)鐘電路設計
TI的DSP時(shí)鐘電路分為三類(lèi):晶體電路、晶振電路和可編程時(shí)鐘電路。其中時(shí)鐘電路如圖3所示。本文引用地址:http://dyxdggzs.com/article/149182.htm
其特點(diǎn)是:結構簡(jiǎn)單,但頻率范圍較小,一般為20 kHz~60 MHz,驅動(dòng)能力較弱。晶振電路利用外部獨立的時(shí)鐘源給系統提供時(shí)鐘。其特點(diǎn)是:頻率范圍較大,一般為1 Hz~400MHz,驅動(dòng)能力強,可為具有相同時(shí)鐘的多DSP系統使用??删幊虝r(shí)鐘電路可以為外設提供不同的時(shí)鐘,適用于不同時(shí)鐘源的系統使用,頻帶寬度可達 200 MHz。F28335的外部時(shí)鐘可以有兩種輸入方法,如圖4~圖5所示。
該設計使用1.9 V的外部時(shí)鐘源晶振電路,如圖6所示。其中,100Ω電阻用來(lái)衰減外部雜波的干擾,提高時(shí)鐘波形的質(zhì)量,SN74LVC1G14是單路施密特反向觸發(fā)器。
評論