基于PCI總線(xiàn)的ARINC429接口卡設計
2.3 數據緩沖器
DSP與PCI橋接芯片實(shí)現實(shí)時(shí)數據傳輸,本設計選擇雙口RAM的通訊方式,雙口RAM具有2套完全獨立的數據、地址和控制總線(xiàn),內部含有總線(xiàn)仲裁電路,可以實(shí)現PCI總線(xiàn)與DSP之間高速的數據緩沖和交換。
2.4 系統的總體設計
ARINC429接口卡硬件總體設計如圖3所示,由于PCI9052是PCI總線(xiàn)專(zhuān)用橋接芯片,所以在PCI側的硬件連接上只需要將PCI9052芯片上和PCI總線(xiàn)有關(guān)的地址、數據、控制和狀態(tài)信號線(xiàn)直接掛接到計算機PCI總線(xiàn)上即可。對于DSP,雙口RAM作為L(cháng)F2407片外數據存儲器,需要將其映射到片外數據空間地址為8000h~FFFFh處,如圖4所示,只有當有效和A15為高電平時(shí)選中雙端口RAM芯片,此時(shí)DSP占有的片外數據空間地址為8000h~FFFFh;在PCI9052一側,由于IDT7027數據總線(xiàn)為16位,所以在配置EEPROM時(shí)把PCI9052局部總線(xiàn)配置成16位寬的數據總線(xiàn),PCI總線(xiàn)按字節(8bit)尋址,局部總線(xiàn)以字(16bit)尋址,所以雙口RAM地址線(xiàn)AL[14:1]由PCI9052局部端地址總線(xiàn)LA[15:2]提供,AID由LBE1單獨提供。這樣完成了數據存儲空間與地址的一一對應,系統譯碼,電平轉換采用CPLD來(lái)實(shí)現。本文引用地址:http://dyxdggzs.com/article/148828.htm
評論