<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 嵌入式系統 > 設計應用 > 基于DSP+FPGA的磁鐵電源控制器的設計

基于DSP+FPGA的磁鐵電源控制器的設計

作者: 時(shí)間:2012-08-21 來(lái)源:網(wǎng)絡(luò ) 收藏

摘要:介紹了一種方案,闡述了該硬件系統的組成,包括信號調理電路、中間數據處理部分、后端的驅動(dòng)電路。同時(shí)給出了之間通過(guò)SPI接口通信的具體流程和輸出PWM波形死區部分的控制流程。有很好的控制和運算能力,同時(shí)具有很好的靈活性和可靠性。
關(guān)鍵詞:控制器;;;SPI

磁鐵電源大多作為電源中的一種特種電源被廣泛應用于加速器、質(zhì)譜儀等設備,為磁鐵提供特定的勵磁電流以產(chǎn)生所需的磁場(chǎng),對磁鐵電源的基本要求來(lái)源于磁場(chǎng)特性,因此數字化電源控制器的磁鐵電源為輸出高精度的穩定勵磁電流,以獲得符合運行模式的穩定磁場(chǎng)結構提供了重要保證。文中介紹的磁鐵電源控制器采用DSP和FPGA的雙CPU結構,采用FPGA控制高精度模數轉換器AD7679進(jìn)行采樣,通過(guò)DSP的SPI接口把采集到的數據送給DSP;由DSP運算處理后輸出用來(lái)控制磁鐵電源的帶有死區的PWM波形。

1 控制器總體結構
控制器采用DSP TMS320F2812為數字處理輸出模塊,以Altera公司的CvcloneⅢ系列FPGA控制前端AD進(jìn)行數據采集,數據傳輸部分由FPGA與DSP的SPI接口完成。通過(guò)DSP的SCI串口與上位機實(shí)現通訊,顯示并控制電源的運行狀態(tài),后端的驅動(dòng)電路中實(shí)現主電路和驅動(dòng)電路的隔離??刂破骺傮w結構框圖如圖1所示。

本文引用地址:http://dyxdggzs.com/article/148555.htm

a.JPG



2 硬件電路
2.1 信號調理電路
信號調理電路的主要作用是實(shí)現信號的放大和低通濾波。因為要保證將AD轉換器的采集信號限制在0~+5 V之間,為防止大電流信號時(shí)產(chǎn)生過(guò)高的輸入電壓會(huì )損壞A/D端口,設計了電平限制保護電路。AD轉換器輸入采用差分輸入方式,將單端信號轉換為差分信號,實(shí)現比例放大,有效的濾除了高頻噪聲,便于A(yíng)D對輸入信號的高精度采集。圖2為信號限幅、隔離、濾波和放大電路。

b.JPG


2.2 FPGA對AD的控制
本設計采用的AD7679是18位電荷分配的完全差分逐次逼近型模數轉換器,具有570 ksps的采樣速率,同時(shí)可以與5 V或3 V的數字邏輯電平兼容。為防止采樣點(diǎn)在開(kāi)關(guān)脈沖之上,系統出現振蕩,可以使DSP在發(fā)出開(kāi)關(guān)脈沖的同時(shí)給FPGA一個(gè)同步信號,作適當延時(shí),等信號的尖峰脈沖消失后,FPGA再給ADC發(fā)出采樣命令。AD操作分為空閑、開(kāi)始AD轉換、等待AD轉換、讀AD轉換結果4個(gè)狀態(tài)。在CONVST信號的下降沿后,開(kāi)啟轉換過(guò)程,BUSY會(huì )自動(dòng)置1,保持轉換。當BUSY信號變?yōu)榈碗娖?,CONVST保持高電平時(shí),AD7679處于數據采集階段。FPGA對AD的控制如圖3所示,實(shí)際的電路中,FPGA和AD轉換器之間加入四通道的磁隔離器件ADuM1412進(jìn)行數據隔離。

c.JPG


2.3 DSP與FPGA間的通信
TMS320F2812內部帶有一個(gè)SPI接口,通過(guò)定義控制寄存器。設置DSP為主設備,為通信提供時(shí)鐘信號,FPGA作為從設備。由于DSP和FPGA的I/O口引腳電壓相匹配(3.3 V),所以不需要電平轉換電路。設置FPGA在時(shí)鐘脈沖上升沿時(shí)發(fā)送數據,在下降沿時(shí)接收數據。由于FPGA發(fā)送的數據時(shí)總是將最高位的數據移出,接著(zhù)將剩余的數據分別左移一位,所以DSP將接收到的數據逐位左移實(shí)現數據接收。當SPISTE引腳為低電平時(shí),FPGA逐位發(fā)送數據;當SPICLK引腳為高電平時(shí),DSP逐位讀取數據,并且左移一位后等待下一次SPICLK為高電平,當SPISTE為高電平時(shí),則DSP已經(jīng)接收完FPGA發(fā)送的數據,經(jīng)過(guò)8個(gè)時(shí)鐘脈沖后,完成一次SPI時(shí)序,DSP將接收到的數據存儲到已經(jīng)定義的數組中。DSP與FPGA通信引腳連接如圖3所示。


上一頁(yè) 1 2 下一頁(yè)

關(guān)鍵詞: 控制器 設計 電源 磁鐵 DSP FPGA 基于

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>