一種應用于UHF讀寫(xiě)器的數字跳頻技術(shù)
編譯通過(guò)后,PC機通過(guò)串口線(xiàn)連接到FPGA電路板,圖6為上位機發(fā)送跳頻配置參數,FPGA在讀取到標簽號后,將數據發(fā)送給上位機。本文引用地址:http://dyxdggzs.com/article/148217.htm
4 硬件測試
圖7為用安捷倫的頻譜儀實(shí)際測試的頻譜圖??梢钥吹?,中心頻率與軟件設置的924 MHz一致,輸出功率為16.22 dBm。由測試結果可以看出,功率輸出、相位噪聲、雜散抑制等都達到較好的效果,應用于UHF讀寫(xiě)器項目中,能夠順利工作。通過(guò)上位機設置中心頻率為924MHz,跳頻步進(jìn)為1 MHz。讀取到的標簽號為300000000000000000000001C3F2,為十六進(jìn)制顯示,與圖6中輸出信息中的標簽號相同。
結語(yǔ)
本文介紹了如何通過(guò)上位機軟件發(fā)送數字跳頻的參數給FPGA,FPGA根據解碼得到的參數對集成鎖相環(huán)芯片Si4133、功率放大器和外設進(jìn)行配置,得到數字跳頻的載波信號。在讀取標簽的工程中,能夠解決之前固定頻點(diǎn)時(shí)的盲區問(wèn)題,順利讀取到標簽。
pa相關(guān)文章:pa是什么
鎖相環(huán)相關(guān)文章:鎖相環(huán)原理 鎖相放大器相關(guān)文章:鎖相放大器原理
評論