一種應用于UHF讀寫(xiě)器的數字跳頻技術(shù)
摘要:針對超高頻(UHF)讀卡器在實(shí)際應用中容易出現盲區而無(wú)法順利讀取標簽的情況,提出了應用于UHF讀寫(xiě)器的數字跳頻技術(shù)方案。通過(guò)上位機軟件發(fā)送數字跳頻參數給FPGA,FPGA根據得到的參數對集成鎖相環(huán)芯片Si4133、功率放大器RF2173及外設進(jìn)行配置,得到數字跳頻的栽波信號。測試結果證明,該方案應用于UHF讀卡器項目中,能順利讀到標簽。
關(guān)鍵詞:UHF讀寫(xiě)器;RFID;數字跳頻;頻率合成
引言
RFID技術(shù)的發(fā)展為物聯(lián)網(wǎng)的廣泛應用提供了技術(shù)支持,超高頻(UHF)讀寫(xiě)器憑借讀取距離遠、速度快的特點(diǎn),未來(lái)必將在各個(gè)行業(yè)得到廣泛的應用。目前,國內的大部分UHF讀寫(xiě)器都是基于單頻點(diǎn)或者頻帶較窄,在讀取標簽的過(guò)程中容易出現盲區,導致無(wú)法順利讀取標簽。
本文提出了一種基于FPGA的數字跳頻技術(shù),通過(guò)上位機設置中心頻點(diǎn)和跳頻步進(jìn),利用FPGA對集成鎖相環(huán)芯片進(jìn)行配置,得到期望的頻率,實(shí)現跳頻讀取標簽,從而解決了實(shí)際情況中的盲區問(wèn)題。
1 總體框架
UHF讀寫(xiě)器總體設計框圖如圖1所示。主控芯片采用Altera公司的Cyclone III系列FPGA芯片EP3C25Q240C8。該芯片有24 624個(gè)LE、149個(gè)用戶(hù)I/O口、608 256位存儲器、4個(gè)鎖相環(huán);外部接口多,資源豐富,非常適合在早期研發(fā)階段擴展各種功能。
FPGA外擴512MB SRAM和64 MB NOR Flash存儲器,能夠實(shí)現SOPC設計、操作系統移植、讀寫(xiě)器擴展的功能(比如網(wǎng)絡(luò )接入能力);有USB外設,方便數據的USB傳輸;利用串口轉USB芯片CP2102,可方便上位機軟件實(shí)現對硬件的配置參數進(jìn)行控制。
FPGA從上位機發(fā)送的命令碼中解碼出各種配置參數,完成射頻發(fā)射電路中Si4133中心頻率以及跳頻步進(jìn)的設置,對功率放大器芯片RF21 73的工作模式進(jìn)行選擇,實(shí)現EPC GEN2協(xié)議規定的與標簽交互命令的PIE編碼和FM0,Miller 2、4、8解碼,將讀取到的標簽EPC通過(guò)串口發(fā)送給上位機軟件,實(shí)現人機交互。
2 鎖相環(huán)芯片Si4133工作原理
Si4133是Silicon Laboratories公司推出的一款應用于GSM和GPRS無(wú)線(xiàn)通信的芯片,內部含有集成壓控振蕩器的多邊帶射頻頻率合成器。其內部框圖如圖2所示。
pa相關(guān)文章:pa是什么
鎖相環(huán)相關(guān)文章:鎖相環(huán)原理 鎖相放大器相關(guān)文章:鎖相放大器原理
評論