<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 嵌入式系統 > 新品快遞 > Altera推出Quartus? II軟件12.1版

Altera推出Quartus? II軟件12.1版

—— 增強了設計人員的效能,提高系統性能
作者: 時(shí)間:2012-11-20 來(lái)源:電子產(chǎn)品世界 收藏

  公司 (Nasdaq: ALTR) 日前宣布,推出® II軟件12.1版——在CPLD、、SoC 和HardCopy® ASIC設計方面,性能和效能在業(yè)界首屈一指的設計套裝軟件。這一最新版軟件進(jìn)一步簡(jiǎn)化傳統的硬件開(kāi)發(fā)任務(wù),增強了 II軟件的高級設計環(huán)境,因此,用戶(hù)提高了效能,同時(shí)全面受益于器件的各種前沿功能。 II軟件12.1版含有面向OpenCL的SDK™,增強了對高級設計流程的支持,而且還增強Qsys系統集成工具以及基于 Builder模型的設計環(huán)境。這一最新版軟件包括多種增強特性,例如部分重新配置設計流程,新的知識產(chǎn)權(IP)內核等,還擴展了對28 nm 和SoC FPGA的支持。這些增強特性進(jìn)一步支持客戶(hù)使用®器件快速進(jìn)行設計開(kāi)發(fā),推出的產(chǎn)品迅速面市?! ?/p>本文引用地址:http://dyxdggzs.com/article/139097.htm

 

  采用高級設計工具加速系統開(kāi)發(fā)

  Altera提供的高級設計工具包括系統級基于C、基于IP以及基于模型的設計輸入系統。這些工具支持并簡(jiǎn)化了當今高級可編程系統的開(kāi)發(fā),這包括,CPU內核、數字信號處理()模塊以及多個(gè)IP子系統。增加了面向OpenCL的SDK,熟悉C語(yǔ)言的系統開(kāi)發(fā)人員和編程人員能夠使用開(kāi)放高級編程語(yǔ)言,迅速方便的開(kāi)發(fā)高性能、高功效、基于FPGA的應用。面向OpenCL的SDK減小了硬件設計的復雜度,支持熟悉C語(yǔ)言的軟件編程人員面向FPGA進(jìn)行開(kāi)發(fā)。

  對于A(yíng)ltera Qsys系統集成工具和 Builder工具的提升,進(jìn)一步增強用戶(hù)的設計效能,提高系統性能。Qsys功能進(jìn)行了擴展,支持業(yè)界標準ARM® AXI3和AXI4協(xié)議,DSP Builder現在擴展支持7種不同的浮點(diǎn)精度,包括,IEEE 754半精度、單精度和雙精度。最新版Quartus II軟件進(jìn)一步簡(jiǎn)化系統設計,包括支持高速芯片至芯片數據包傳送的100G Interlaken IP內核,以及支持視頻處理應用的視頻蹤跡監視IP新內核。

  Altera的DSP和IP市場(chǎng)軟件總監Alex Grbic評論說(shuō):“通過(guò)硅片融合,FPGA集成了越來(lái)越多的功能,Altera開(kāi)發(fā)工具支持OpenCL等更高層的設計抽象,極大的增強了設計人員的效能。Altera一直積極為客戶(hù)交付業(yè)界領(lǐng)先的開(kāi)發(fā)工具和IP,幫助他們以最快的方式將構思在系統中實(shí)現。”

  Quartus II軟件12.1版包含了首次發(fā)布的Altera面向Stratix® V FPGA新的部分重新配置設計流程。通過(guò)重新配置功能,在FPGA設計其他部分還在運行時(shí),能夠靈活的隨時(shí)改變器件的內核功能。設計人員將不同的功能存儲在外部存儲器中,需要時(shí)將其裝入到FPGA中,使得客戶(hù)能夠在系統中使用更小的FPGA,節省了電路板面積,降低功耗。

  12.1版Quartus II軟件還含有多種增強功能,包括對新器件的支持。這一版本軟件支持新的28 nm Stratix V、Arria® V以及Cyclone® V FPGA和SoC FPGA,包括,對Arria V GZ FPGA的全面支持。



關(guān)鍵詞: Altera Quartus FPGA DSP

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>