<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 測試測量 > 業(yè)界動(dòng)態(tài) > XILINX 65NM FPGA交付客戶(hù)手中

XILINX 65NM FPGA交付客戶(hù)手中

——
作者:電子產(chǎn)品世界 時(shí)間:2006-05-18 來(lái)源:電子產(chǎn)品世界 收藏
賽靈思公司宣布開(kāi)始發(fā)運 Virtex™-5 LX 器件,這是其新的 65 納米 (nm) Virtex-5 現場(chǎng)可編程門(mén)陣列 (FPGA) 系列四種領(lǐng)域優(yōu)化平臺中的第一種。(請參看今天相關(guān)的 Virtex-5 系列介紹新聞)。賽靈思® Virtex-5 LX 平臺包括六種器件,具有最多達 330,000 個(gè)邏輯單元,1200 個(gè)用戶(hù) I/O,10M 位的 36 K 位塊 RAM,3.2 M 位分布式 RAM,以及豐富的硬化知識產(chǎn)權 (IP) 塊。Virtex-5 LX50、LX85 和 LX110 器件從現在起立即供貨,其余三種器件將在隨后六個(gè)月內陸續推出。 
基于革命性的新的 65-nm ExpressFabric™ 技術(shù),新的 Virtex-5 LX 器件可以使設計的組合更為高效,從而提高性能和利用率,同時(shí)降低功耗。Virtex-5 LX FPGA 比上一代 90 nm FPGA 提供高 30% 的性能,消耗少 45% 的面積,和提供比上一代 90 nm FPGA低 35%的業(yè)界最低動(dòng)態(tài)功耗 。Virtex-5 LX 系列還通過(guò)性能優(yōu)化的 IP 塊擁有 550 MHz 時(shí)鐘技術(shù)。高性能 SelectIO™ 特性提供了到 667 Mbps DDR2 SDRAM 和 1200 Mbps QDR II SRAM 等外部存儲器的最快連接。
賽靈思與全球成千上百位系統設計師探討定義其下一代 Virtex-5 產(chǎn)品系列,在其四種平臺中的每一種平臺中構建關(guān)鍵特性,以滿(mǎn)足客戶(hù)需求。Virtex-5 LX 平臺專(zhuān)門(mén)用于滿(mǎn)足設計者的以下需求:
•    更高性能的邏輯,以提高設計余量和加快時(shí)序收斂;
•    更低功耗,以滿(mǎn)足功耗預算,降低系統成本和防止熱失控;
•    簡(jiǎn)化的可靠高帶寬接口設計;
•    更高的集成度,以提高性能和降低系統成本;以及
•    更短的設計周期,以提高生產(chǎn)率和縮短上市時(shí)間。

早期客戶(hù)反饋肯定 Virtex-5 系列
賽靈思自 2006 年 2 月開(kāi)始已向選定的早期試用客戶(hù)群發(fā)運 Virtex-5 LX 平臺軟件與工程樣片,使 Mercury Computer Systems (NASDAQ: MRCY) (Chelmsford, Mass.) 等公司能夠立即開(kāi)始把 Virtex-5 功能性設計到其下一代產(chǎn)品中。Mercury Computer Systems 是一家高性能嵌入式、實(shí)時(shí)數字信號與圖像處理解決方案領(lǐng)先提供商。   
“通過(guò)實(shí)際硬件和早期試用軟件工具,我們發(fā)現 Virtex-5 FPGA 可以更有效和容易地達到較高的性能,”Mercury Computer Systems 公司首席技術(shù)官 Craig Lund 說(shuō)?!斑@些器件將激勵用戶(hù)把更多的應用轉向 FPGA。這些重大改進(jìn)來(lái)自于 ExpressFabric 技術(shù)和其它增加到 65 nm 組件中的創(chuàng )新。Mercury 將積極把這些新技術(shù)快速交到客戶(hù)手中?!?
近十年以來(lái),賽靈思客戶(hù) VMETRO 公司 (OSE: VME)堅持把每一代新的 Virtex FPGA 設計到其高端嵌入式計算機系統中,為其在航空、國防、電信、醫療成像、半導體和地震等行業(yè)的客戶(hù)提供了最高水平的性能、創(chuàng )新和可靠性。自 1998 年以來(lái),VMETRO一直使用 Virtex 器件在其整個(gè)實(shí)時(shí)圖像檢測和數據記錄產(chǎn)品系列中,目前已在使用 Virtex-5 LX 平臺設計其下一代產(chǎn)品。
“賽靈思早期試用計劃使 VMETRO 快速實(shí)現了我們的初始 Virtex-5 板級設計。這種快速周轉舉措對我們傳統的實(shí)時(shí)、嵌入式客戶(hù)十分有利,因為消耗更少功耗的更高性能的子系統始終是一大迫切的需求,” VMETRO首席技術(shù)官Thomas Nygaard說(shuō)?!癡irtex-5 LX 器件同時(shí)滿(mǎn)足了這兩個(gè)關(guān)鍵需求。Virtex-5 ExpressFabric 技術(shù)提供了高達 30% 的性能提升,而省電的 IP 塊特性則使我們的客戶(hù)能夠在不犧牲性能的情況下,以相同或更小的占板面積設計出更強大的子系統?!?


關(guān)鍵詞: 測量 測試

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>