<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 嵌入式系統 > 新品快遞 > Altera發(fā)布SoC FPGA

Altera發(fā)布SoC FPGA

—— 在28-nm單芯片解決方案中 集成了ARM處理器系統和FPGA
作者: 時(shí)間:2011-10-13 來(lái)源:電子產(chǎn)品世界 收藏

  公司2011年12日發(fā)布其基于A(yíng)RM的系列產(chǎn)品,在單芯片中集成了28-nm Cyclone V和Arria V FPGA架構、雙核ARM Cortex-A9 MPCore處理器、糾錯碼(ECC)保護存儲器控制器、外設和寬帶互聯(lián)等。這些繼承了ARM豐富的軟件開(kāi)發(fā)工具、調試器、操作系統、中間件和應用程序等輔助系統功能。用戶(hù)可以利用開(kāi)發(fā)流程,迅速建立可定制基于A(yíng)RM的系統,減小了各種行業(yè)中系統的電路板面積、功耗和成本,同時(shí)提升了性能,這些行業(yè)包括,汽車(chē)、工業(yè)、視頻監控、無(wú)線(xiàn)基礎設施、計算機和存儲等。

本文引用地址:http://dyxdggzs.com/article/124461.htm

  

 

  ARM處理器部門(mén)副總裁Jim Nicholas評論說(shuō):“基于28nm工藝技術(shù)的SoC FPGA在性能和功能方面代表了系統新的發(fā)展方向。這些器件能夠極大的幫助系統設計人員縮短產(chǎn)品面市時(shí)間,降低成本,提高能效,同時(shí)還可以充分發(fā)揮ARM軟件輔助系統的支持作用。”

  的Cyclone V和Arria V SoC FPGA的處理器系統采用了雙核800 MHz ARM Cortex-A9 MPCore處理器,同時(shí)具有NEON媒體處理引擎、單精度/雙精度浮點(diǎn)單元、L1和L2高速緩存、ECC保護存儲器控制器、ECC保護高速暫存存儲器,以及多種常用外設。處理器系統的峰值性能達到4,000 DMIPS,而功耗不到1.8瓦。處理器系統和FPGA架構獨立供電,能夠以任意順序配置和啟動(dòng)。工作起來(lái)后,可以根據需要關(guān)斷FPGA部分,以降低系統功耗。

  通過(guò)大吞吐量數據通路實(shí)現ARM Cortex-A9 MPCore處理器系統和FPGA的互聯(lián),峰值帶寬超過(guò)125-Gbps,數據的連續性也很好。這種性能水平是兩芯片解決方案無(wú)法實(shí)現的。集成單芯片SoC FPGA支持電路板設計人員在處理器和FPGA之間不采用外部IO通路,大幅度降低了系統功耗。

  Altera的SoC FPGA系列

  Altera的SoC FPGA系列利用了其28-nm系列產(chǎn)品,在多個(gè)方面進(jìn)行創(chuàng )新,通過(guò)定制滿(mǎn)足了用戶(hù)的功耗、性能和成本要求,這些創(chuàng )新包括工藝技術(shù)、收發(fā)器技術(shù)、IO資源和硬核IP。Cyclone V和Arria V SoC FPGA的推出將這一系列產(chǎn)品進(jìn)一步拓展至嵌入式處理市場(chǎng)。

  Cyclone V和Arria V SoC FPGA基于低功耗28-nm工藝(28LP)。這些系列具有分別工作在5-Gbps和10-Gbps的嵌入式收發(fā)器。FPGA架構包括精度可調DSP模塊,以及三個(gè)ECC保護存儲器控制器。Altera的Cyclone V SoC FPGA具有110K邏輯單元(LE),系統功耗和成本是業(yè)界最低的,器件性能水平非常適合大批量應用,包括下一代芯片工業(yè)驅動(dòng)器、高級輔助駕駛以及視頻監控等。對于中端應用,Arria V SoC FPGA在成本和性能上達到均衡,總功耗也是最低的。器件具有460K LE,適合滿(mǎn)足對性能要求較高的應用,包括,遠程射頻前端、LTE基站和多功能打印機等。

  SoC FPGA開(kāi)發(fā)環(huán)境

  Altera的SoC FPGA同時(shí)支持硬件和軟件團隊使用支持Cortex-A9 MPCore處理器和FPGA的通用工具和開(kāi)發(fā)流程,提高了團隊的效能。設計人員可以使用Altera的Quartus II 軟件開(kāi)發(fā)定制外設和硬件加速器,使用Altera的Qsys系統集成工具將其與處理器系統相集成。Qsys自動(dòng)生成互聯(lián)邏輯,連接知識產(chǎn)權(IP)功能和子系統,加速了硬件設計過(guò)程。Qsys自動(dòng)產(chǎn)生FPGA優(yōu)化芯片網(wǎng)絡(luò )(NoC)互聯(lián),提高了性能,增強了設計重用功能,更迅速的進(jìn)行驗證。Qsys支持業(yè)界標準接口,包括,Avalon存儲器映射、Avalon流以及ARM的AMBA AXI,支持用戶(hù)在一個(gè)設計中利用或者重新使用IP內核以及多種接口。SoC FPGA基于標準ARM Cortex-A9 MPCore處理器,因此,它們與現有的ARM軟件輔助系統兼容??梢栽贏(yíng)ltera的SoC FPGA虛擬目標上立即開(kāi)始基于SoC FPGA的系統軟件開(kāi)發(fā)。(請參考,Altera今天的發(fā)布聲明:“Altera發(fā)布FPGA業(yè)界第一款SoC FPGA軟件開(kāi)發(fā)虛擬目標”。)

  Altera公司產(chǎn)品和企業(yè)市場(chǎng)副總裁Vince Hu評論說(shuō):“集成了高性能處理系統、低功耗28-nm FPGA架構、硬件軟件開(kāi)發(fā)流程以及虛擬目標開(kāi)發(fā)平臺,Altera在SoC技術(shù)上設立了新標準。作為Altera嵌入式計劃的一部分,SoC FPGA幫助嵌入式開(kāi)發(fā)人員大幅度提高了系統性能,降低了功耗和成本以及電路板面積。”

linux操作系統文章專(zhuān)題:linux操作系統詳解(linux不再難懂)


關(guān)鍵詞: Altera 嵌入式 SoC FPGA

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>