簡(jiǎn)化嵌入式視頻接口
串行化視頻的解決方案
本文引用地址:http://dyxdggzs.com/article/117084.htm美國國家半導體 Channel-Link II 系列的串行器/解串器芯片集,是專(zhuān)為簡(jiǎn)化串聯(lián)化視頻接口的應用而設計。75MHz 的最高時(shí)鐘頻率可支持 HD 720p 視頻。高達 24 位的數據、附帶的視頻同步信號以及視頻像素頻率,經(jīng)過(guò)串行化后將成為單一低電壓差動(dòng)輸出。
這些芯片集均提供用于調整信號的可調式去加重與等化功能。
獲得專(zhuān)利的直流平衡編碼方案以及數據隨機化和加密功能,可將 ISI 減至最少并降低鏈路上的輻射,從而擴展了頻譜內容,否則這些未經(jīng)擴展的頻譜內容便會(huì )重復出現。串行器與解串器的設計,是要充分利用上游設備的擴頻時(shí)鐘,同時(shí)還提供自行生成的擴頻時(shí)鐘。降低 EMI 的其它功能包括降低驅動(dòng)強度,以及交錯開(kāi)關(guān)平行輸出驅動(dòng)器。所有零件均提供“自動(dòng)休眠”省電功能,當輸入接口處于非活動(dòng)狀態(tài)時(shí),便會(huì )切換至低功率模式。
平行總線(xiàn)可以與 LVCMOS 或 LVDS(4 個(gè)數據 + 1 個(gè)頻率)連接。此 LVDS 接口相當于美國國家半導體的 28 位 Channel-Link 產(chǎn)品,并且提供簡(jiǎn)單易用的升級路徑,其中的圖像源、幀捕獲器或顯示控制器均包含集成 LVDS。
對于需要更高頻寬與更長(cháng)電纜驅動(dòng)的系統,美國國家半導體的 FPGA-Link 解決方案則是理想選擇。在接收設備和源上與具有成本效率的 FPGA 結合使用時(shí),可通過(guò) 30 米長(cháng)的電纜獲得高達 3.125Gbps 的數據速率。解串器可提供重新定時(shí)的串行輸出以驅動(dòng)菊花鏈式接收設備,這在并排顯示器應用中特別有用。
嵌入式視頻系統可以獲得使用串行化接口時(shí)所具有的性能與成本優(yōu)勢??煽康脑O計慣例與技術(shù),對于成功的實(shí)施非常重要。美國國家半導體的 Channel-Link II 與 FPGA-Link 芯片集,提供具有信號調整功能的串聯(lián)化接口,可將偏斜問(wèn)題降至最低,并允許使用更長(cháng)且更細小的電纜。降低 EMI 的功能以及與各種來(lái)源和接收設備之間的兼容性,打造了簡(jiǎn)單易用且功能強大的解決方案。
評論