<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 嵌入式系統 > 市場(chǎng)分析 > 陣列處理器系統芯片的發(fā)展

陣列處理器系統芯片的發(fā)展

作者:沈緒榜 西安微電子研究所 時(shí)間:2010-02-05 來(lái)源:電子產(chǎn)品世界 收藏

  結語(yǔ)

本文引用地址:http://dyxdggzs.com/article/105928.htm

  APU是基于三維集成的TSV制造技術(shù)的統一,隨應用演變的數學(xué)技術(shù)的統一、鄰接互連的陣列芯片的統一、以及SIMD與MISD/MIMD的指令流的統一設計的。因為計算機的ISA是隨應用演變的數學(xué)技術(shù)與硅基芯片的制造技術(shù)的發(fā)展而不斷創(chuàng )新的,APU設計主要體現在統一改變的并行計算ISA模型上,即DLP計算與ILP計算統一后的雙指令格式的ISA模型上。

  APU的應用需求:精度(字長(cháng))、速度(主頻,陣列大小)、存儲容量、可靠性與功耗等是ISA設計的先導,來(lái)源于隨應用演變的數學(xué)技術(shù),因此,需要為系統設計者提供ISA設計的平臺。在A(yíng)PU系統芯片的統一語(yǔ)言的支持下,ISA設計平臺也是可以統一的,使它成為不同應用領(lǐng)域的系統設計者的協(xié)作工具。

  參考文獻:

  [1]Shen X B.Evolution of MPP SoC architecture techniques, Sci China Ser F-lnf Sci.2008,51(6):756-764

  [2]Johns C R, Brokenshire D A.Introduction to the Cell Broadband Engine Architecture. IBM Journal of Research and Development,2007,51(5):503-519

  [3]GARA A,et al.Overview of the Blue Gene/L system architecture. IBM journal of research and development, 2005(49): 195-212

  [4]NVIDIA Corp., NVIDIA GeForce 8800 Architecture Technical Brief.2006

  [5]Emil P,ATI Radeon HD 2000 programming guide.AMD Graphics Products Report[R],2007

  [6]Shen X B.The AP SoC for Unification Architecture.待發(fā)表

  [7]沈緒榜.嵌入式的發(fā)展(J).電子產(chǎn)品世界, 2008,15(10):74-80

  [8]沈緒榜. 航天時(shí)代的嵌入式圖像處理技術(shù)(J).電子產(chǎn)品世界, 2007,14(1):40-42

  [9]沈緒榜.星載機的技術(shù)展望(J).電子產(chǎn)品世界, 2008(1):41


上一頁(yè) 1 2 3 下一頁(yè)

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>