<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > EDA/PCB > 新品快遞 > Cadence推出RF設計Kits

Cadence推出RF設計Kits

——
作者: 時(shí)間:2005-12-23 來(lái)源: 收藏
    (射頻)設計方法學(xué)""(錦囊)可解決無(wú)線(xiàn)設計的關(guān)鍵問(wèn)題。這個(gè)新設計包致力于應對新生技術(shù)域的挑戰。收發(fā)器是所有無(wú)線(xiàn)設備的一個(gè)核心模塊,而且2005 Gartner報告預測到2006年無(wú)線(xiàn)IC的需求將會(huì )達到461億美金。 設計方法學(xué)錦囊可幫助無(wú)線(xiàn)芯片設計人員縮短設計周期,增加可預測性,并保證硅片性能達到設計目標。 
       "’錦囊’設計方法非常有價(jià)值,它將使無(wú)線(xiàn)設計公司們受益匪淺," Nemerix公司工程副總裁Gianmaria Mazzucchelli說(shuō),"預先對系統進(jìn)行合理的評估和預測可以保障對無(wú)線(xiàn)系統的全面掌控。無(wú)線(xiàn)設計要用到很多獨特的技術(shù),因此,一個(gè)能夠對設計工具和方法學(xué)提出合理建議的設計包是非常有價(jià)值的。" 
       Cadence RF設計方法學(xué)錦囊采用了Cadence公司的最新技術(shù),可對寄生提取進(jìn)行智能管理,可將系統級設計與IC實(shí)現連接起來(lái),并能迅速而精確地跨數字、模擬和射頻等設計域對無(wú)線(xiàn)設計進(jìn)行全面的驗證。 
       該錦囊包括:一個(gè)802.11 b/g WLAN收發(fā)機參考設計,全套的RF Verification IP,測試計劃,以及針對RF設計和分析方法學(xué)的應用性培訓。該錦囊面向從前端到后端的RF IC設計,可解決行為建模、電路仿真、版圖、寄生提取和重仿真以及電感綜合等問(wèn)題。利用設計人員在IC設計環(huán)境中使用的系統級模型和測試臺,該錦囊能夠在單一系統環(huán)境下完成IC驗證。 
       Cadence RF設計方法學(xué)錦囊采用了精確的3D提取技術(shù)和Assura? RF中先進(jìn)的物理建模功能,它可連接系統級的設計環(huán)境和Virtuoso?定制設計平臺中(帶Flexible Balance選項)的關(guān)鍵性新功能,可生成經(jīng)校準的瞬態(tài)和頻率分析結果。例如,Virtuoso AMS Designer可連接到MathWorks公司的MATLAB和Simulink設計環(huán)境。這種與MATLAB和Simulink連接可以為整個(gè)設計過(guò)程提供一個(gè)可操作的規范,因此,IC設計人員們能夠在一個(gè)通用的環(huán)境下依據一個(gè)跨多個(gè)設計域(包括系統、數字、混合信號和模擬射頻等設計域)的系統級規格說(shuō)明來(lái)進(jìn)行驗證。"借助Virtuoso AMS Designer和我們的MATLAB與Simulink產(chǎn)品,系統設計師和IC設計師能夠及早發(fā)現設計和整合問(wèn)題," MathWorks公司的院士Jim Tung說(shuō),"通過(guò)提供一個(gè)從系統級設計到IC實(shí)現的可行途徑,同時(shí)使用一個(gè)貫串整個(gè)過(guò)程的黃金參考simulink模型,基于模型的設計方法能夠被有效地用于設計的各個(gè)階段。" 
       在發(fā)布Cadence RF設計方法學(xué)錦囊之前,Cadence公司已在CDNLive! 2005大會(huì )上推出了Cadence AMS方法學(xué)錦囊和用于A(yíng)RM處理器的Cadence優(yōu)化方法學(xué)錦囊。


關(guān)鍵詞: Cadence Kits RF

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>