<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>
"); //-->

博客專(zhuān)欄

EEPW首頁(yè) > 博客 > 盤(pán)點(diǎn)優(yōu)秀PCB工程師的好習慣

盤(pán)點(diǎn)優(yōu)秀PCB工程師的好習慣

發(fā)布人:電巢 時(shí)間:2022-10-11 來(lái)源:工程師 發(fā)布文章

在有些人看來(lái),PCB layout工程師的工作會(huì )有些枯燥無(wú)聊,每天對著(zhù)板子成千上萬(wàn)條走線(xiàn),各種各樣的封裝,重復著(zhù)拉線(xiàn)的工作...

事實(shí)上,并沒(méi)有看上去的那么簡(jiǎn)單!

設計人員需要在各種設計規則之間做出取舍,兼顧性能、工藝、成本等各方面,同時(shí)還要注意板子布局的合理整齊。

作為一名優(yōu)秀的PCB layout工程師,好的工作習慣會(huì )使你的設計更合理、性能更好、生產(chǎn)更容易。

image.png


下面羅列了PCB layout工程師的7個(gè)好習慣,來(lái)看看你都占了幾個(gè)吧!

學(xué)會(huì )會(huì )設計規則

其實(shí)現在不光高級的PCB設計軟件需要設置布線(xiàn)規則,一些簡(jiǎn)單易用的PCB工具同樣可以進(jìn)行規則設置。

人腦畢竟不是機器,那就難免會(huì )有疏忽有失誤。

所以把一些容易忽略的問(wèn)題設置到規則里面,讓電腦幫助我們檢查,盡量避免犯一些低級錯誤。

另外,完善的規則設置能更好的規范后面的工作,所謂磨刀不誤砍柴工,板子的規模越復雜規則設置的重要性越突出。

盡可能地執行DRC

盡管在PCB軟件上運行DRC功能只需花費很短時(shí)間,但在更復雜的設計環(huán)境中,只要你在設計過(guò)程中始終執行檢查便可節省大量時(shí)間,這是一個(gè)值得保持的好習慣。

每個(gè)布線(xiàn)決定都很關(guān)鍵,通過(guò)執行DRC可隨時(shí)提示你那些最重要的布線(xiàn)。

畫(huà)好原理圖

很多工程師都覺(jué)得layout工作更重要一些,原理圖就是為了生成網(wǎng)表方便PCB做檢查用的。

其實(shí),在后續電路調試過(guò)程中原理圖的作用會(huì )更大一些,無(wú)論是查找問(wèn)題還是和同事交流,還是原理圖更直觀(guān)更方便。

另外養成在原理圖中做標注的習慣,把各部分電路在layout的時(shí)候要注意到的問(wèn)題標注在原理圖上,對自己或者對別人都是一個(gè)很好的提醒。

層次化原理圖,把不同功能不同模塊的電路分成不同的頁(yè),這樣無(wú)論是讀圖還是以后重復使用都能明顯的減少工作量。

優(yōu)化PCB布局

心急的工程師畫(huà)完原理圖,把網(wǎng)表導入PCB后就迫不及待的把器件放好,開(kāi)始拉線(xiàn)。

其實(shí)一個(gè)好的PCB布局能讓你后面的拉線(xiàn)工作變得簡(jiǎn)單,讓你的PCB工作的更好。

每一塊板子都會(huì )有一個(gè)信號路徑,PCB布局也應該盡量遵循這個(gè)信號路徑,讓信號在板子上可以順暢的傳輸,人們都不喜歡走迷宮,信號也一樣。相關(guān)文章:詳解PCB走線(xiàn)與信號完整性問(wèn)題。

如果原理圖是按照模塊設計的,PCB也一樣可以,按照不同的功能模塊可以把板子劃分為若干區域。

模擬數字分開(kāi),電源信號分開(kāi),發(fā)熱器件和易感器件分開(kāi),體積較大的器件不要太靠近板邊,注意射頻信號的屏蔽等等……

多花一分的時(shí)間去優(yōu)化PCB的布局,就能在拉線(xiàn)的時(shí)候節省更多的時(shí)間。

多為別人考慮

在進(jìn)行PCB設計的時(shí)候,盡量多考慮一些最終使用者的需求。

比如,如果設計的是一塊開(kāi)發(fā)板,那么在進(jìn)行PCB設計的時(shí)候就要考慮放置更多的絲印信息,這樣在使用的時(shí)候會(huì )更方便,不用來(lái)回的查找原理圖或者找設計人員支持了。

如果設計的是一個(gè)量產(chǎn)的產(chǎn)品,那么就要更多的考慮到生產(chǎn)線(xiàn)上會(huì )遇到的問(wèn)題,同類(lèi)型的器件盡量方向一致,器件間距是否合適,板子的工藝邊寬度等等。

這些問(wèn)題考慮的越早,越不會(huì )影響后面的設計,也可以減少后面支持的工作量和改板的次數。相關(guān)文章:搞硬件的跟誰(shuí)都有仇??瓷先ラ_(kāi)始設計上用的時(shí)間增加了,實(shí)際上是減少了自己后續的工作量。

在板子空間允許的情況下,盡量放置更多的測試點(diǎn),提高板子的可測性,這樣在后續調試階段同樣能節省更多的時(shí)間,給發(fā)現問(wèn)題提供更多的思路。

反復和客戶(hù)溝通確認

作為一名優(yōu)秀的PCB layout工程師,要學(xué)會(huì )和客戶(hù)有效溝通。

Layout中一些重要的問(wèn)題最好和客戶(hù)反復溝通確認,比如封裝的確認。

特別是含有正負極的,三極管,結構連接器的位置,這些將直接影響到后期板卡的安裝定位。

細節決定成敗

PCB設計是一個(gè)細致的工作,需要的就是細心和耐心。剛開(kāi)始做設計的新手經(jīng)常犯的錯誤就是一些細節錯誤。

器件管腳弄錯了,器件封裝用錯了,管腳順序畫(huà)反了等等,有些可以通過(guò)飛線(xiàn)來(lái)解決,有些可能就讓一塊板子直接變成了廢品。

畫(huà)封裝的時(shí)候多檢查一遍,投板之前把封裝打印出來(lái)和實(shí)際器件比一下,多看一眼,多檢查一遍不是強迫癥,只是讓這些容易犯的低級錯誤盡量避免。


*博客內容為網(wǎng)友個(gè)人發(fā)布,僅代表博主個(gè)人觀(guān)點(diǎn),如有侵權請聯(lián)系工作人員刪除。



關(guān)鍵詞: PCB 工程師

相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>