日常應用筆記:如何使用這些 PCB 設計指南降低 EMI
電磁干擾 (EMI) 無(wú)處不在,無(wú)論是來(lái)自人造電子電路還是來(lái)自大氣中的宇宙輻射。過(guò)量時(shí),EMI 會(huì )破壞敏感的電子設備。我們不是在這里談?wù)撃闹悄苁謾C。想想負責維持病人生命的醫療設備?;蛘咴诠步煌ㄏ到y中使火車(chē)保持在正確軌道上的系統。
由于這種危險,我們對各種電子設備中的 EMI 輻射制定了一些嚴格的要求。FCC 第 15 部分就是其中之一。作為電子設計師,這一切對您意味著(zhù)什么?事實(shí)是,每個(gè)電子設備都會(huì )發(fā)出某種 EMI。解決方案不是完全消除它,而是通過(guò)一些精心策劃的 PCB 設計指南來(lái)減少它。這就是德州儀器的日常應用筆記的全部?jì)热荨?/span>

設計具有低電磁干擾的系統并非不可能,但它需要一組您可能不具備的工程知識。您是否在不知不覺(jué)中在您的 PCB 布局上創(chuàng )建了可以輻射電磁能量的天線(xiàn)?也許你甚至不知道你必須關(guān)心你的信號返回路徑?你可能有一些問(wèn)題需要解決。

EMI 一覽。
本應用筆記通過(guò)大量 PCB 設計指南保持其實(shí)用性,您現在可以在設計項目中實(shí)施這些指南。從接地層和電源層到信號走線(xiàn)和屏蔽層,向您的新 EMI Premier 打個(gè)招呼。以下是您可以在其中找到的一些設計指南的簡(jiǎn)要示例:
接地微型計算機您需要在微型計算機下方的底層有一個(gè)接地區域作為噪聲過(guò)濾器。該區域應超出設備輪廓 1/4 英寸。接地區域還需要覆蓋振蕩器引線(xiàn)和任何電源旁路電容器。

提前考慮根據功能規劃電路板的布局將有助于降低 EMI。您可以將其視為平面圖,即 10,000 英尺的視圖。高速邏輯應靠近電源,但遠離慢速/模擬組件。這確保了高速邏輯不會(huì )干擾其他信號走線(xiàn)。

如果設計得當,兩層板可以與四層板一樣有效。在這些布局堆棧中,為直接連接到信號跡線(xiàn)下的處理器 I/O 布線(xiàn)返回非常重要。您還需要小心,切勿在電路板的隔離區域中布線(xiàn),例如高功率和數字接地之間的區域。
立即閱讀隨著(zhù) IC 器件的速度和密度不斷提高,您一定會(huì )發(fā)現本應用筆記中的所有指南對項目都有用。今天就來(lái)熟悉一下它們,這樣當 EMI 來(lái)襲時(shí),您就可以做好準備了!

*博客內容為網(wǎng)友個(gè)人發(fā)布,僅代表博主個(gè)人觀(guān)點(diǎn),如有侵權請聯(lián)系工作人員刪除。