<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>
首頁(yè)  資訊  商機   下載  拆解   高校  招聘   雜志  會(huì )展  EETV  百科   問(wèn)答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁(yè) >> 主題列表 >> uart

MAX3140集成通用異步接收發(fā)送器(UART)和失效保護的

  • MAX3140是一個(gè)完整的通用異步接收發(fā)送器(UART)和一個(gè)真正的失效保護的RS-485/RS-422收發(fā)器在一個(gè)28引腳QSOP ...
  • 關(guān)鍵字: MAX3140  異步  UART  失效保護  

基于Wishbone總線(xiàn)的UART IP核的設計

  • 隨著(zhù)集成電路與嵌入式技術(shù)的發(fā)展與廣泛應用,許多嵌入式系統都需要進(jìn)行串行通信,因此在片上嵌入式系統芯片中集...
  • 關(guān)鍵字: Wishbone總線(xiàn)  UART  IP核  

FPGA與GPS_OEM板的UART設計

  • 本文提出了一種基于FPGA的嵌入式UART模塊化設計方法,通過(guò)UART實(shí)現了FPGA與GPS_OEM板之間的數據通信?;赩HDL語(yǔ)言,通過(guò)有限狀態(tài)機,將UART模塊集成到FPGA上,給出了系統的功能仿真結果,驗證了系統設計的正確性,增強了設計的靈活性。
  • 關(guān)鍵字: FPGA  UART  201109  

C51跟atmega64的串行通信及PROTEUS仿真設計

  • google_protectAndRun(render_ads.js::google_render_ad, google_handleError, google_render_ad);C51跟 ...
  • 關(guān)鍵字: 串行通信  UART  PROTEUS  仿真設計  

基于FPGA的UART接口模塊設計

  • 基于FPGA的UART接口模塊設計,UART(UniversalAnynchronousReceiverTransmitter,通用異步接收發(fā)送器)是廣泛應用的串行數據傳輸協(xié)議之一,其應用范圍遍及計算機外設、工控自動(dòng)化等場(chǎng)合。雖然USB傳輸協(xié)議比UART協(xié)議有更高的性能,但電路復雜開(kāi)發(fā)難
  • 關(guān)鍵字: 模塊  設計  接口  UART  FPGA  基于  

什么是uart

  • UART是用于控制計算機與串行設備的芯片。有一點(diǎn)要注意的是,它提供了RS-232C數據終端設備接口,這樣計算機就可 ...
  • 關(guān)鍵字: uart  

基于Verilog簡(jiǎn)易UART的FPGA/CPLD實(shí)現

  • 基于Verilog簡(jiǎn)易UART的FPGA/CPLD實(shí)現,目標:在xo640上實(shí)現一個(gè)簡(jiǎn)單的Uart,能夠解析串口數據,并在寄存器中存儲,用FIFO實(shí)現數據的傳遞。那么后期可以通過(guò)開(kāi)發(fā)板上的串口經(jīng)CPLD訪(fǎng)問(wèn)各種數據。比如PC=CPLD=EEPROM等等,極大方便后期的開(kāi)發(fā)和調試。
  • 關(guān)鍵字: FPGA/CPLD  實(shí)現  UART  簡(jiǎn)易  Verilog  基于  

一種8路串口轉換PCI總線(xiàn)的設計方案

  • 摘要:提供了一種8路串口轉換PCI總線(xiàn)的設計方案。運用專(zhuān)用芯片XR17D158和UART串口電平轉換芯片MAX3238實(shí)現多...
  • 關(guān)鍵字: 多路串口  PCI總線(xiàn)  UART  FIFO  

通過(guò)先進(jìn)的高性能UART提高串行I/O的連接性能

  •  處理器和芯片組的最近發(fā)展推動(dòng)了與它們接口的外設的性能升級。最流行和最普遍的外設是UART。如今的發(fā)展趨勢展示,獨立UART已經(jīng)發(fā)展成為高性能解決方案的一部分,將它們用在系統可以顯著(zhù)降低CPU和相關(guān)芯片組的負荷。最新的獨立UART為設計工程師提供了高速、低功耗接口,以有效地支持了藍牙EDR等連接方案。
  • 關(guān)鍵字: UART  性能  串行    

基于Nios II的UART與PC間的數據通信

  • 基于Nios II的UART與PC間的數據通信,Nios II系列嵌入式處理器使用32位的指令集結構ISA,完全與二進(jìn)制代碼兼容,它是Altera公司的第二代軟核嵌入式處理器,性能超過(guò)200DMIPS。允許設計者在很短的時(shí)間內構建一個(gè)完整的可編程芯片系統,風(fēng)險和成本比中小規
  • 關(guān)鍵字: PC  數據通信  UART  II  Nios  基于  

FPGA實(shí)現UART和MCU一體化設計

  • 摘要:現代數字電子系統設計正在朝著(zhù)新的方向發(fā)展,即利用FPGA技術(shù)進(jìn)行系境設計。介紹了一種利用FPGA來(lái)實(shí)現通用串行異步收發(fā)器(UA-RT)和控制通信的MCU的數字系統,底層設計模塊采用VHDL硬件描述語(yǔ)言實(shí)現,并進(jìn)行了仿
  • 關(guān)鍵字: FPGA  UART  MCU    

Exar發(fā)布USB通用異步收發(fā)器系列的高級開(kāi)發(fā)工具

  •   Exar 公司于近日宣布推出一系列高級開(kāi)發(fā)工具,支持符合USB2.0標準的業(yè)界最快UART系列產(chǎn)品。   “這些工具的面世有賴(lài)于USB UART成功的市場(chǎng)表現,完全從系統架構師的角度出發(fā),有效地縮短設計周期。”Exar接口產(chǎn)品線(xiàn)戰略市場(chǎng)部高級經(jīng)理Rakesh Bhatia說(shuō),“利用這些工具,系統架構師能夠顯著(zhù)減少、甚至消除開(kāi)發(fā)驅動(dòng)軟件所需要的大量人力、物力。”   該開(kāi)發(fā)工具支持XR21V1410、XR21B1411、XR21V1412、以及XR21
  • 關(guān)鍵字: Exar  USB2.0  UART  

TMS320C54X DSP實(shí)現UART的技術(shù)

  • TMS320C54X DSP實(shí)現UART的技術(shù),TMS320C54x DSP的外設沒(méi)有集成UJART串口,可以通過(guò)兩種途徑來(lái)實(shí)現TMS320C54X的LJART串口通信功能。一是通過(guò)軟件的方法。二是采用外部接口芯片組,完成RS232信號的接收和發(fā)送,并以DSP容易快速訪(fǎng)問(wèn)的方式與DSP接口。1
  • 關(guān)鍵字: 技術(shù)  UART  實(shí)現  DSP  TMS320C54X  

Exar發(fā)布USB通用異步收發(fā)器系列的高級開(kāi)發(fā)工具

  •   Exar 公司于近日宣布推出一系列高級開(kāi)發(fā)工具,支持符合USB2.0標準的業(yè)界最快UART系列產(chǎn)品。   “這些工具的面世有賴(lài)于USB UART成功的市場(chǎng)表現,完全從系統架構師的角度出發(fā),有效地縮短設計周期。”Exar接口產(chǎn)品線(xiàn)戰略市場(chǎng)部高級經(jīng)理Rakesh Bhatia說(shuō),“利用這些工具,系統架構師能夠顯著(zhù)減少、甚至消除開(kāi)發(fā)驅動(dòng)軟件所需要的大量人力、物力。”   該開(kāi)發(fā)工具支持XR21V1410、XR21B1411、XR21V1412、以及XR21
  • 關(guān)鍵字: Exar  UART  開(kāi)發(fā)工具  USB2.0  

基于Wishbone總線(xiàn)的UART IP核設計

  • 摘要:介紹了一種基于Wishbone總線(xiàn)的UART IP核的設計方法。該設計采用了自頂向下的模塊化劃分和有限狀態(tài)機相結合的方法,由于其應用了標準的Wishbone總線(xiàn)接口,從而使微機系統與串行設備之間的通信更加靈活方便。驗證
  • 關(guān)鍵字: IP  設計  UART  總線(xiàn)  Wishbone  基于  
共157條 7/11 |‹ « 2 3 4 5 6 7 8 9 10 11 »

uart介紹

  UART: Universal Asynchronous Receiver/Transmitter,通用異步接收/發(fā)送裝置,UART是一個(gè)并行輸入成為串行輸出的芯片,通常集成在主板上,多數是16550AFN芯片。因為計算機內部采用并行數據數據,不能直接把數據發(fā)到Modem,必須經(jīng)過(guò)UART整理才能進(jìn)行異步傳輸,其過(guò)程為:CPU先把準備寫(xiě)入串行設備的數據放到UART的寄存器(臨時(shí)內存塊)中,再通 [ 查看詳細 ]

熱門(mén)主題

關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì )員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>