<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>
首頁(yè)  資訊  商機   下載  拆解   高校  招聘   雜志  會(huì )展  EETV  百科   問(wèn)答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁(yè) >> 主題列表 >> sopc

基于可編程片上系統的智能電子血壓計設計方案

  • 對以往電子血壓計的不足,介紹了一種基于可編程片上系統(SOPC)的智能電子血壓計的設計,血壓測量的方法采用基于充氣過(guò)程的示波法。該系統采用Cyclone II系列低成本FPGA.
  • 關(guān)鍵字: SOPC  電子血壓計  FPGA  

FPGA開(kāi)發(fā)板快速教程(一)

  • FPGA在復雜邏輯電路以及數字信號處理領(lǐng)域中扮演者越來(lái)越重要的角色,SOC(片上系統)以其低功耗,高性能,低成本,高可靠性等優(yōu)點(diǎn)成為嵌入式系統的發(fā)展趨勢。作為一個(gè)簡(jiǎn)明的教程,主要宗旨是讓初學(xué)者快速地了解FPGA/SOPC(可編程片上系統)開(kāi)發(fā)的流程。目前IT技術(shù)的發(fā)展可以說(shuō)是一日千里,以本人的觀(guān)點(diǎn)來(lái)講,如果希望在電子設計領(lǐng)域有所作為,則必須具備快速掌握新技術(shù)的能力。
  • 關(guān)鍵字: SOPC  FPGA  快速教程  開(kāi)發(fā)板  

基于SOPC的簡(jiǎn)易運動(dòng)控制芯片方案

  • 現在的運動(dòng)控制器已經(jīng)發(fā)展到了以專(zhuān)用芯片(ASIC)或FPGA作為核心處理部件的開(kāi)放式運動(dòng)控制器。這樣的解決方案突出的特點(diǎn),是讓運動(dòng)控制的處理部分以獨立的、硬件性方式展開(kāi),增加系統的性能和可靠性,從而有效地解決了以單純的MCU或DSP系統的處理帶寬限制,以及用戶(hù)系統軟件和運動(dòng)控制軟件混雜性的問(wèn)題。
  • 關(guān)鍵字: SOPC  運動(dòng)控制  芯片  

SOPC簡(jiǎn)介

  • SOPC(System On Programmable Chip)即可編程的片上系統,或者說(shuō)是基于大規模FPGA的單片系統。SOPC的設計技術(shù)是現代計算機輔助設計技術(shù)、EDA技術(shù)和大規模集成電路技術(shù)高度發(fā)展的產(chǎn)物。
  • 關(guān)鍵字: SOPC  FPGA  

全面剖析SOPC

  • SOPC一詞主要是源自Altera, 其涵義是因為目前CPLD/FPGA的容量愈來(lái)愈大, 性能愈來(lái)愈好, 加上價(jià)格下跌的推波助瀾之下, 以往ASIC產(chǎn)品才能具有的 SoC觀(guān)念, 也能移植到CPLD/FPGA上, 并且因為CPLD/FPGA的可編程(Programmable)能力, 使得CPLD/FPGA不僅能實(shí)現一個(gè)高復難度的系統, 而且還能快速改變系統的特性. 類(lèi)似的觀(guān)念也鑒于Xilinx的Platform FPGA.
  • 關(guān)鍵字: SOPC  CPLD  FPGA  

基于FPGA的片上可編程系統(SOPC)設計之:典型實(shí)例-基于NIOS II處理器的數字鐘設計

  • 本節旨在通過(guò)給定的工程實(shí)例——“數字鐘”來(lái)熟悉Altera軟嵌入式系統的軟硬件設計方法。同時(shí)使用基于A(yíng)ltera FPGA的開(kāi)發(fā)板將該實(shí)例進(jìn)行下載驗證,完成工程設計的硬件實(shí)現。在本節中,將主要講解以下知識點(diǎn)。
  • 關(guān)鍵字: SOPC  NiosII  FPGA  數字鐘  

基于FPGA的片上可編程系統(SOPC)設計之:典型實(shí)例-基于NIOS II處理器的“Hello LED”程序設計

  • 本節旨在通過(guò)給定的工程實(shí)例——“Hello LED”來(lái)熟悉Altera軟嵌入式系統的軟硬件設計方法。同時(shí)使用基于A(yíng)ltera FPGA的開(kāi)發(fā)板將該實(shí)例進(jìn)行下載驗證,完成工程設計的硬件實(shí)現。本節主要講解下面一些
  • 關(guān)鍵字: SOPC  NiosII  FPGA  

基于FPGA的片上可編程系統(SOPC)設計之:基于NIOS II的開(kāi)發(fā)設計流程

  • NIOS II使用NIOS II IDE集成開(kāi)發(fā)環(huán)境來(lái)完成整個(gè)軟件工程的編輯、編譯、調試和下載。在采用NIOS處理器設計嵌入式系統時(shí),通常會(huì )按照以下步驟。
  • 關(guān)鍵字: 片上可編程系統  SOPC  FPGA  NiosII  

基于FPGA的片上可編程系統(SOPC)設計之:Altera公司的NIOS II解決方案

  • NIOS II是一個(gè)用戶(hù)可配置的通用RISC嵌入式處理器。Altera推出的NIOS II系列嵌入式處理器擴展了目前世界上最流行的軟核嵌入式處理器的性能。
  • 關(guān)鍵字: Altera  片上可編程系統  SOPC  FPGA  NiosII  

基于FPGA的片上可編程系統(SOPC)設計之:基于FPGA的SOPC系統組成原理和典型方案

  • SoC即System On Chip,是片上系統簡(jiǎn)稱(chēng)。它是IC設計與工藝技術(shù)水平不斷提高的結果。SoC從整個(gè)系統的角度出發(fā),把處理機制、模型算法、芯片結構、各層次電路直至器件的設計緊密結合起來(lái),在單個(gè)(或少數幾個(gè))芯片上完成整個(gè)系統的功能。所謂完整的系統一般包括中央處理器、存儲器以及外圍電路等。
  • 關(guān)鍵字: 片上可編程系統  SOPC  FPGA  

基于FPGA的數字化變電站計量?jì)x表研究與設計

  • 提出一種基于IEC61850和SoPC的數字化變電站計量?jì)x表設計方案。在DE2—70開(kāi)發(fā)板的基礎上,首先依據IEC61850標準對數字化變電站計量?jì)x表進(jìn)行了總體設計;其次對基于FPGA的電量參數算法進(jìn)行了研究;最后完成了光纖通信電路、快速以太網(wǎng)接口電路、雙軟核SoPC系統等硬件電路的設計?;贔PGA的數字化變電站計量?jì)x表設計方案具有設計
  • 關(guān)鍵字: 數字化變電站  SOPC  FPGA  

基于FPGA的34位串行編碼設計

  • 為實(shí)現某專(zhuān)用接口裝置的接口功能檢測,文中詳細地介紹了一種34位串行碼的編碼方式,并基于FPGA芯片設計了該類(lèi)型編碼的接收、發(fā)送電路。重點(diǎn)分析了電路各模塊的設計思路。電路采用SOPC模塊作為中心控制器,設計簡(jiǎn)潔、可靠。試驗表明:該設計系統運行正常、穩定。
  • 關(guān)鍵字: 串行編碼  SOPC  FPGA  

μC/OS-II在SOPC中的硬件實(shí)現

  • 本人在教學(xué)及科研實(shí)驗中,對基于μC/OS-II的多任務(wù)系統在SOPC中的設計總結出了具體實(shí)現方法。經(jīng)過(guò)實(shí)踐驗證,該方法簡(jiǎn)單、可靠,值得推廣。
  • 關(guān)鍵字: 多任務(wù)系統  SOPC  實(shí)時(shí)操作系統  

基于FPGA/SOPC的預測控制器設計與實(shí)現

  • 針對模型預測控制在微型設備及嵌入式系統應用中的實(shí)時(shí)性問(wèn)題,從硬件實(shí)現控制算法的角度研究了基于FPGA(field programmable gate array)的預測控制器的設計和實(shí)現。采用基于Nios II嵌入式軟核處理器的FPGA/SOPC(system on pro-grammable chip,可編程片上系統)方案,在FPGA芯片上構建SOPC系統,設計SOPC的硬件及軟件系統,實(shí)現了基于FPGA的預測控制器;建立了基于FPGA和dSPACE系統的實(shí)時(shí)仿真平臺,并進(jìn)行了控制器實(shí)時(shí)仿真實(shí)驗。實(shí)時(shí)
  • 關(guān)鍵字: 模型預測控制  SOPC  FPGA  

可進(jìn)化芯片的FPGA接口設計與實(shí)現

  • 針對FPGA IP核在可進(jìn)化可編程系統芯片(SoPC)中嵌入時(shí)存在FPGA IP核端口時(shí)序控制和位流下載的問(wèn)題,實(shí)現一種適用于可進(jìn)化SoPC芯片的FPGA接口。該FPGA接口使用異步FIFO、雙口RAM的結構和可擴展的讀/寫(xiě)命令傳輸方式來(lái)實(shí)現FPGA IP核與系統的異步通信。嵌入式CPU可以通過(guò)FPGA接口實(shí)現FPGA IP核的片內位流配置。FPGA接口中的硬件隨機數發(fā)生器實(shí)現進(jìn)化算法的硬件加速。
  • 關(guān)鍵字: IP核  SOPC  片內位流配置  
共281條 1/19 1 2 3 4 5 6 7 8 9 10 » ›|

sopc介紹

SOPC(System-on-a-Programmable-Chip) 即可編程片上系統 用可編程邏輯技術(shù)把整個(gè)系統放到一塊硅片上,稱(chēng)作SOPC??删幊唐舷到y(SOPC)是一種特殊的嵌入式系統:首先它是片上系統(SOC),即由單個(gè)芯片完成整個(gè)系統的主要邏輯功能;其次,它是可編程系統,具有靈活的設計方式,可裁減、可擴充、可升級,并具備軟硬件在系統可編程的功能。 SOPC的特點(diǎn) [ 查看詳細 ]

相關(guān)主題

熱門(mén)主題

關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì )員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>