? All?Programmable技術(shù)和器件的全球領(lǐng)先企業(yè)賽靈思公司(Xilinx,?Inc.?(NASDAQ:XLNX)?)在摩納哥格里馬爾迪會(huì )議中心舉行的?2012?年?WDM?和下一代光網(wǎng)絡(luò )大會(huì )上宣布推出前向糾錯?(FEC)?IP?核的延伸系列。該系列產(chǎn)品包括?GFEC、eFEC?和高增益?FEC(xFEC)解決方案,用于控制信號傳輸錯誤,延長(cháng)傳輸
關(guān)鍵字:
Xilinx FPGA FEC
賽靈思公司宣布開(kāi)始批量供應?Virtex-5?SX240T?和?FX200T?兩款器件,同時(shí)還新推出了?Virtex-5?TXT?FPGA?平臺,旨在幫助高性能系統的架構和設計人員實(shí)現高性能、低功耗以及產(chǎn)品盡快推向市場(chǎng)等方面的目標?;跇I(yè)界領(lǐng)先的高性能?Virtex-5?FPGA?架構,這些器件為客戶(hù)提供了性能最高的可配置?DSP?平臺、唯一嵌入?Pow
關(guān)鍵字:
Xilinx FPGA SD/HD
基于Nios II 軟核處理器的SD卡接口設計(二),接上文基于Nios II 軟核處理器的SD卡接口設計(一) 2.1 SD卡初始化在對SD 卡進(jìn)行讀/寫(xiě)之前,必須知道卡的類(lèi)型、卡的容量、卡的大小等信息。具體來(lái)說(shuō),初始化函數主要完成以下工作:(1) 微處理器(這里指Nios II)復位
關(guān)鍵字:
SD 接口 設計 處理器 軟核 Nios II 基于
基于Nios II 軟核處理器的SD卡接口設計(一), 摘要:隨著(zhù)FPGA的低成本化和整合資源的不斷增強,FPGA在整個(gè)嵌入式市場(chǎng)中的份額在不斷增加?;贔PGA的NiosII軟核以其高度的設計靈活性和完全可定制性在現今電子產(chǎn)品設計及工業(yè)控制中扮演著(zhù)重要的角色。此外,以SD卡
關(guān)鍵字:
SD 接口 設計 處理器 軟核 Nios II 基于
隨著(zhù)嵌入式式技術(shù)的不斷發(fā)展,ARM處理器憑借其高性能、廉價(jià)、耗能低的優(yōu)質(zhì)特性而得到廣泛應用。文中主要針對貨車(chē)動(dòng)態(tài)稱(chēng)重系統中大量實(shí)時(shí)載重數據存取的需求,在A(yíng)RM9嵌入式處理器和mu;C/OS-II操作系統基礎上,設計實(shí)
關(guān)鍵字:
文件 系統 設計 實(shí)現 SD 平臺 ARM9- OS-II 軟硬件 基于
前向糾錯(FEC)技術(shù)目前已經(jīng)被廣泛地應用于光通信系統中,達到改善系統的誤碼率性能、提高系統通信的可靠性、延長(cháng)光信號的傳輸距離、降低光發(fā)射機發(fā)射功率以及降低系統成本的目的。 近年來(lái),ITU-T針對光通信系統的迅
關(guān)鍵字:
糾錯 編碼 技術(shù) 判決 SD-FEC 應用 光通信 系統 淺析
本文介紹了THS7364功能方框圖,多種應用電路圖以及THS7364EVM評估板主要特性,電路圖,材料清單和PCB布局圖.THS7364是TI 公司的采用SiGe BiCom3X工藝的六路低功耗HD(SD)視頻緩沖器,集成了三個(gè)SDTV濾波器(9.5-MHz)和三個(gè)
關(guān)鍵字:
SD 視頻技術(shù) 介紹 HD 功耗 設計 六路 THS7364
標簽:FEC 錯編碼前向糾錯(FEC)技術(shù)目前已經(jīng)被廣泛地應用于光通信系統中,達到改善系統的誤碼率性能、提高系統通信的可靠性、延長(cháng)光信號的傳輸距離、降低光發(fā)射機發(fā)射功率以及降低系統成本的目的。 近年來(lái),ITU-T針
關(guān)鍵字:
編碼 技術(shù) 淺析 糾錯 判決 系統 SD-FEC 光通信
基于A(yíng)RM9和μC/OS-II的SD卡文件系統設計與實(shí)現,摘要:主要針對貨車(chē)動(dòng)態(tài)稱(chēng)重系統中大量實(shí)時(shí)載重數據存取的需求而做的設計。該設計基于A(yíng)RM9和mu;C/OS-II相結合的軟硬件平臺,實(shí)現了一種SD卡文件系統。SD卡的接口電路采用SD總線(xiàn)模式連接,軟件設計基于嵌入式操作系
關(guān)鍵字:
系統 設計 實(shí)現 文件 SD ARM9 OS-II 基于
All Programmable技術(shù)和器件的全球領(lǐng)先企業(yè)賽靈思公司(Xilinx, Inc. (NASDAQ:XLNX) )在摩納哥格里馬爾迪會(huì )議中心舉行的 2012 年 WDM 和下一代光網(wǎng)絡(luò )大會(huì )上宣布推出前向糾錯 (FEC) IP 核的延伸系列。該系列產(chǎn)品包括 GFEC、eFEC 和高增益 FEC(xFEC)解決方案,用于控制信號傳輸錯誤,延長(cháng)傳輸距離,同時(shí)減少路線(xiàn)上再生器數量,從而有助于降低網(wǎng)絡(luò )運營(yíng)商的運營(yíng)支出和資本支出。
關(guān)鍵字:
Xilinx FPGA FEC
1 SD卡標準SD卡標準是SD卡協(xié)會(huì )針對可移動(dòng)存儲設備設計專(zhuān)利并授權的一種標準,主要用于制定卡的外形尺寸、電氣接口和通信協(xié)議。1.1 SD卡引腳功能SD卡的外形如圖1所示,引腳功能如表1所列。SD卡的引腳具有雙重功能,既
關(guān)鍵字:
設計 接口 SD MCF51QE128 基于
采用NiosⅡ處理器的總線(xiàn)架構的SD卡設計,SD存儲卡以其大容量和小尺寸的特點(diǎn),成為市面上各種嵌入式消費產(chǎn)品最常見(jiàn)的存儲媒介,探討SD卡設備的設計具有廣泛的應用價(jià)值。這里將結合NiosⅡ處理器的總線(xiàn)架構,分析SD卡的接口協(xié)議和驅動(dòng)程序設計方法,并給出SD卡
關(guān)鍵字:
SD 設計 架構 總線(xiàn) Nios 處理器 采用
在各品牌間激烈競爭的推波助瀾下,便攜式電子產(chǎn)品在使用功能上呈多元化發(fā)展,且日漸復雜。由于其體積小、產(chǎn)品工作頻率愈來(lái)愈高,以及操作電壓愈來(lái)愈小,導致各功能模組產(chǎn)生的電磁信號在極小的體積內相互干擾的情況越
關(guān)鍵字:
SD 傳輸 通訊 干擾 手機 降低 EMI 濾波 方案 范圍 低耗
SD卡讀寫(xiě)實(shí)驗程序,//實(shí)驗目的:學(xué)習SD卡的操作//軟件設計 // 1、SD卡采用SPI通信 // 2、先往SD里順序寫(xiě)入0-255共256個(gè)數據,然后再讀回送LCD1602顯示 //硬件要求: // 撥碼開(kāi)關(guān)S11置ON // 跳線(xiàn)J18全
關(guān)鍵字:
程序 實(shí)驗 讀寫(xiě) SD
STM32F103VB的SD卡在應用編程設計,摘要:基于在應用編程的基本原理,本文提出一種使用SD卡并通過(guò)SPI接口進(jìn)行嵌入式系統固件更新的方法。以STM32F103VB作為嵌入式系統核心處理器,給出了固件更新的實(shí)現過(guò)程和驗證結果,可廣泛應用于基于閃存的嵌入式系
關(guān)鍵字:
編程 設計 應用 卡在 SD STM32F103VB
sd-fec介紹
您好,目前還沒(méi)有人創(chuàng )建詞條sd-fec!
歡迎您創(chuàng )建該詞條,闡述對sd-fec的理解,并與今后在此搜索sd-fec的朋友們分享。
創(chuàng )建詞條