<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>
首頁(yè)  資訊  商機   下載  拆解   高校  招聘   雜志  會(huì )展  EETV  百科   問(wèn)答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁(yè) >> 主題列表 >> matlab-dsp

Altera Quartus II軟件v13.1編譯時(shí)間縮短70%

  •   Altera公司 (NASDAQ: ALTR)今天宣布發(fā)布Quartus? II軟件13.1版,通過(guò)大幅度優(yōu)化算法以及增強并行處理,與前一版本相比,編譯時(shí)間平均縮短了30%,最大達到70%,進(jìn)一步擴展了在軟件效能方面的業(yè)界領(lǐng)先優(yōu)勢。軟件還包括最新的快速重新編譯特性,適用于客戶(hù)對Altera Stratix? V FPGA設計進(jìn)行少量源代碼改動(dòng)的情形。采用快速重新編譯特性,客戶(hù)可以重新使用以前的編譯結果,從而保持性能,不需要前端設計劃分,進(jìn)一步將編譯時(shí)間縮短了50%。
  • 關(guān)鍵字: Altera  Quartus  FPGA  DSP  

基于USB與DSP的指紋識別系統的設計實(shí)現

  • 摘要:介紹一種以高速的DSP芯片TMS320VC5402為平臺對指紋圖像進(jìn)行實(shí)時(shí)處理的指紋識別系統,用USB接口芯片與主機...
  • 關(guān)鍵字: USB  DSP  指紋識別系統  

威盛獲授權使用Cadence Tensilica HiFi音頻/語(yǔ)音DSP

  • Cadence設計系統公司(NASDAQ:CDNS),全球電子設計創(chuàng )新領(lǐng)先公司日前宣布臺灣威盛科技(VIA Technologies)已選擇Cadence? Tensilica? HiFi Audio/Voice DSP(高保真音頻/語(yǔ)音數字信號處理器)用于機頂盒、平板電腦和移動(dòng)設備的系統芯片(SOC)設計。
  • 關(guān)鍵字: 威盛  Cadence  DSP  

采用 Linux 與 DSP/BIOS RTOS 實(shí)施雙 OS 信號處理技術(shù)

  • 在系統性能與編程簡(jiǎn)易性之間的權衡折中是通用操作系統與實(shí)時(shí)操作系統之間的主要區分點(diǎn)之一。GPOS...
  • 關(guān)鍵字: 信號處理  Linux  DSP  BIOS  

CEVA推出浮點(diǎn)矢量 DSP內核CEVA-XC4500

  • 全球領(lǐng)先的數字信號處理器(DSP)內核和平臺解決方案授權廠(chǎng)商CEVA公司宣布推出世界上首個(gè)專(zhuān)為先進(jìn)無(wú)線(xiàn)基礎設施解決方案而設計的浮點(diǎn)矢量(vector floating-point) DSP內核——CEVA-XC4500 DSP。
  • 關(guān)鍵字: CEVA  ARM  嵌入式  DSP  

DSP該怎樣學(xué)

  • 我原先用的是AVR,然后到STM32,進(jìn)入公司之后開(kāi)始用TI C2000系列DSP直到現在。
  • 關(guān)鍵字: DSP  AVR  STM32  CCS  CMD  

十一條金律!搞定DC/DC電源轉換方案設計

  • 搞嵌入式的工程師們往往把單片機、ARM、DSP、FPGA搞的得心應手,而一旦進(jìn)行系統設計,到了給電源系統供電,雖然也能讓其精心設計的程序運行起來(lái),但對于新手來(lái)說(shuō),有時(shí)可能效率低下,往往還有供電電流不足或過(guò)大引起這樣那樣的問(wèn)題,本文十大金律輕松搞定DCDC電源轉換電路設計。
  • 關(guān)鍵字: DC/DC  FPGA  DSP  穩壓器  

可編程交流電源輸出信號質(zhì)量分析系統的設計

  • 摘要:針對可編程交流電源中輸出信號質(zhì)量分析的需要,本文設計了一種基于DSP的可編程交流電源輸出信號質(zhì)量分析系統。
  • 關(guān)鍵字: 交流電源  DSP  信號調理  濾波器  AD轉換器  201311  

我該選擇哪一個(gè)?DSP與DSP功能的ARM

  • 最近在工控領(lǐng)域里的一個(gè)項目,看到前期的工程設計人員設計了Cortex-M3微處理器與TI DSP的搭檔來(lái)完成整個(gè)項目?!盀槭裁床皇褂肅ortex-M4的內核?”這個(gè)疑問(wèn)就立刻蹦了出來(lái)。今天仔細查詢(xún)了一下,做個(gè)簡(jiǎn)單的對比,供廣大的網(wǎng)友們參考。
  • 關(guān)鍵字: DSP  Cortex-M4  Cortex-M3  微處理器  STM32F407  ARM  

車(chē)載計算機主板測試系統設計

  • 針對當前車(chē)載計算機主板的故障測試問(wèn)題,設計了一個(gè)基于DSP控制的車(chē)載計算機主板檢測系統。該系統通過(guò)采集BIOS上電自檢的結果獲取故障代碼,以此判斷主板核心部件的好壞;通過(guò)設計外圍模塊的仿真測試板及測試程序來(lái)檢測主板外圍模塊的功能;最后的檢測結果通過(guò)維修檢測經(jīng)驗數據庫給出輔助維修建議,也可通過(guò)無(wú)線(xiàn)數據傳輸獲取遠程的專(zhuān)家維修指導。應用結果表明:該檢測系統能檢測主板的常見(jiàn)故障,顯示主板的故障位置,并根據維修建議便于實(shí)際維修,較好地解決了該類(lèi)主板的檢測維修問(wèn)題。
  • 關(guān)鍵字: 車(chē)載計算機主板  DSP  外圍接口  仿真測試板  

基于Matlab的孤立逆變電源設計方案

  • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場(chǎng)中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò )家園
  • 關(guān)鍵字: matlab  逆變電源  PI控制器  PWM逆變器  

基于DSP的列車(chē)應變力測試系統設計方案

  • 摘 要:本文介紹了基于TMS320VC33 DSP芯片的應變力測試系統的設計,給出了結構原理框圖,并圍繞DSP設計了測試系統 ...
  • 關(guān)鍵字: DSP  列車(chē)應變力  測試系統  

使用MATLAB和Simulink算法創(chuàng )建FPGA原型

  • 芯片設計和驗證工程師通常要為在硅片上實(shí)現的每一行RTL代碼寫(xiě)出多達10行測試平臺代碼。驗證任務(wù)在設計周期 ...
  • 關(guān)鍵字: MATLAB  Simulink  FPGA原型  

使用MATLAB和Simulink算法創(chuàng )建FPGA原型(二)

  • 利用自動(dòng)HDL代碼生成功能更快生成FPGA原型  在生成FPGA原型時(shí),HDL代碼必不可少。工程師手工編寫(xiě)了 Verilo ...
  • 關(guān)鍵字: MATLAB  Simulink  FPGA原型  

使用MATLAB和Simulink算法創(chuàng )建FPGA原型(一)

  • 芯片設計和驗證工程師通常要為在硅片上實(shí)現的每一行RTL代碼寫(xiě)出多達10行測試平臺代碼。驗證任務(wù)在設計周期 ...
  • 關(guān)鍵字: MATLAB  Simulink  FPGA  
共4240條 55/283 |‹ « 53 54 55 56 57 58 59 60 61 62 » ›|

matlab-dsp介紹

您好,目前還沒(méi)有人創(chuàng )建詞條matlab-dsp!
歡迎您創(chuàng )建該詞條,闡述對matlab-dsp的理解,并與今后在此搜索matlab-dsp的朋友們分享。    創(chuàng )建詞條

熱門(mén)主題

MATLAB-DSP    樹(shù)莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì )員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>