EEPW首頁(yè) >>
主題列表 >>
dsp+fpga
dsp+fpga 文章 進(jìn)入dsp+fpga技術(shù)社區
利用Matlab和Simulink對DSP進(jìn)行系統級的設計方法
- 摘要:本文介紹了利用Matlab和 Simulink中 Developer's Kit for TI DSP工具對DSP進(jìn)行系統級設計的方法。關(guān)鍵詞:DSP;Matlab;TI;CCS;IDE引言傳統的DSP設計開(kāi)發(fā)流程分為兩個(gè)部分:開(kāi)發(fā)設計和產(chǎn)品實(shí)現。在開(kāi)發(fā)設計部分完成算法開(kāi)發(fā)和方案設計,產(chǎn)品的實(shí)現用來(lái)驗證開(kāi)發(fā)設計的正確性,通常是在不同的部門(mén)相互獨立地完成。這樣的開(kāi)發(fā)流程存在許多問(wèn)題,如相互之間的協(xié)作,系統范圍內的算法測試,系統設計的錯誤不能被及時(shí)發(fā)現等。利用Matlab和Simulink系統級的設計方
- 關(guān)鍵字: CCS DSP IDE Matlab TI
BLACKfinTMDSP體系結構:能實(shí)現帶電源管理功能的多樣性應用
- 引言嵌入式系統應用一般可分為兩類(lèi):一類(lèi)主要是數字信號處理器(DSP)強大的數值計算功能的應用,其應用實(shí)例是V.90語(yǔ)音頻段調制解調器的數據泵器件應用中嵌入的增強型DSP;另一類(lèi)則是控制方面的應用,其應用實(shí)例是手持式計算機或數字手表。人們對這兩類(lèi)不同的應用系統通常采用的設計方法是,根據應用情況選用DSP處理器或微控制器(MCU)。DSP 處理器可為數值計算提供更強大的運算能力;而MCU通常易于編程并且能提供多種片內外圍器件,以便使每一種MCU更加適合其相應的應用需求。另外,這些MCU各自的指令集都與其相應的
- 關(guān)鍵字: DSP 模擬IC 電源
用DSP應對3G手機的語(yǔ)音識別應用
- 數據速率高達2Mb/s的3G手機將可以支持包括數據業(yè)務(wù)和互聯(lián)網(wǎng)連接在內的多媒體應用。由此,人們希望大多數3G手機的屏幕更大,鍵盤(pán)更小。為避免小鍵盤(pán)帶來(lái)的不便,借助自動(dòng)語(yǔ)音識別技術(shù)(ASR)實(shí)現語(yǔ)音撥號成為3G手機普遍看好的特性。如果ASR能夠擔當起這一重任并使消費者滿(mǎn)意,那么它將最終完全取代小鍵盤(pán)而用在3G手機上。從設計的角度來(lái)看,ASR在實(shí)時(shí)操作以及語(yǔ)音格式的清晰程度與快速識別等功能性的實(shí)現方面,需要依靠高性能數字信號處理器技術(shù)來(lái)完成所需的復雜算法。幸運的是,現代DSP技術(shù)已取得了很大進(jìn)展,它已經(jīng)實(shí)現了
- 關(guān)鍵字: 3G DSP
用CPLD和外部SRAM構成大容量FIFO的設計
- 摘要:對照一般通用FIFO的外部控制線(xiàn),以及視頻服務(wù)器應用的具體要求,設計完成用CPLD和外部SRAM構成的大容量、廉價(jià)、高速FIFO,除了可以滿(mǎn)足視頻服務(wù)器碼流緩沖的需要外,也可以作為一個(gè)通用的大容量FIFO。關(guān)鍵詞:視頻服務(wù)器、碼流平滑、FPGA/CPLD、FIFOThe design of FIFO consisted of CPLD and SRAMRen Sanjun Hu WenjieDSP Center of Institute of Acoustics, Chinese Academy
- 關(guān)鍵字: 視頻服務(wù)器、碼流平滑、FPGA/CPLD、FIFO 存儲器
新型眼科B型超聲診斷儀
- 摘要:本設計以Winbond公司的W78E58單片機為系統的控制核心,采用最新的FPGA設計技術(shù),并應用Averlogic公司的大容量圖像存儲FIFO使采樣控制模塊和顯示控制模塊相對獨立,從而使本儀器具有很高的集成化程度、很強的設計靈活性。同時(shí),由于FPGA的大容量允許采用較復雜的數據處理,從而大大提高了診斷儀的成像質(zhì)量。關(guān)鍵詞 B超 反射法 FPGA FIFO前言改革開(kāi)放以來(lái),全國人民生活水平日益提高,健康越來(lái)越受到人們的高度重視。眼睛是心靈的窗戶(hù),眼睛的健康對人們來(lái)說(shuō)更是重要。眼病的
- 關(guān)鍵字: B超 FIFO FPGA 反射法 設備診斷類(lèi)
基于FPGA的直接數字頻率合成器的設計和實(shí)現
- 概述直接數字頻率合成技術(shù)(Direct Digital Frequency Synthesis,即DDFS,一般簡(jiǎn)稱(chēng)DDS),是從相位概念出發(fā)直接合成所需要波形的一種新的頻率合成技術(shù)。目前各大芯片制造廠(chǎng)商都相繼推出采用先進(jìn)CMOS工藝生產(chǎn)的高性能、多功能的DDS芯片,為電路設計者提供了多種選擇。然而在某些場(chǎng)合,專(zhuān)用DDS芯片在控制方式、置頻速率等方面與系統的要求差距很大,這時(shí)如果用高性能的FPGA器件來(lái)設計符合自己需要的DDS電路,就是一個(gè)很好的解決方法。ACEX 1K器件是Altera公司著(zhù)眼于通信、音
- 關(guān)鍵字: FPGA
基于LabVIEW中DSP目標文件加載的實(shí)現
- 引言數據采集卡(DAQ)的存儲空間是系統設計的一個(gè)重要的硬件資源,對采樣速率、實(shí)時(shí)處理性與系統功能都有很大的影響。在虛擬頻譜儀設計中,信號采樣數據的存儲、DSP分析、處理信號程序,都需要有足夠內存空間。由于該儀器信號采集數據量大,DSP所實(shí)現的功能多,導致出現存儲空間不足。針對上述問(wèn)題,本文談?wù)勗鯓踊贚abVIEW通過(guò)CLFN調用DLL加載DSP 目標文件(*.out),從而在一定的程序存儲空間情況下來(lái)完成基于DSP數據采集卡的虛擬儀器的研制。LabVIEW中的CLFNLabVIEW程序由三部分組成:前
- 關(guān)鍵字: DSP
基于DSP的弧焊逆變電源數字化控制系統
- 弧焊逆變電源(亦稱(chēng)弧焊逆變器)是一種高效、節能、輕便的新型弧焊電源。目前,采用IGBT作為功率控制器件來(lái)提高功率主電路的控制性和穩定性,以8位或16位單片機作為控制核心進(jìn)行焊接程序控制和焊接參數運算處理,提高了弧焊逆變電源的操作性。數字信號處理器(DSP)的廣泛普及和應用,為弧焊逆變電源控制系統的全數字化提供了必要的硬件和軟件基礎。DSP與單片機性能比較分析單片機 (MCU)廣泛應用于家用電器、工業(yè)控制和智能終端,主要起控制作用。DSP可高速地實(shí)現過(guò)去由軟件實(shí)現的大部分算法。表1 比較了典型單片機和DSP
- 關(guān)鍵字: DSP 模擬IC 電源
精簡(jiǎn)的FPGA編程方法
- 引言便攜式、小型的儀表和設備是一個(gè)非常重要的應用領(lǐng)域,在未來(lái)一段時(shí)間內會(huì )有比較大的市場(chǎng)。而FPGA等現場(chǎng)可編程器件也是正在興起與普及的一種器件,把FPGA更好地運用到上述儀表和設備中,可以減少這些儀器、設備的開(kāi)發(fā)周期,大幅度提升這些儀器的性能,減少總成本和體積等。在許多應用場(chǎng)合,如大型設備中的板卡,比較適合采用標準的FPGA編程電路。但是對于便攜式設備的應用場(chǎng)合,采用標準電路聯(lián)系FPGA與CPU需要消耗的資源太多。許多DSP芯片只有2個(gè)通用I/O引腳,所以如果能只使用1~2個(gè)引腳就完成FPGA編程功能,意
- 關(guān)鍵字: FPGA
dsp+fpga介紹
您好,目前還沒(méi)有人創(chuàng )建詞條dsp+fpga!
歡迎您創(chuàng )建該詞條,闡述對dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。 創(chuàng )建詞條
歡迎您創(chuàng )建該詞條,闡述對dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。 創(chuàng )建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì )員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
