EEPW首頁(yè) >>
主題列表 >>
des
des 文章 進(jìn)入des技術(shù)社區
一種密鑰可配置的DES加密算法的FPGA
- 一種密鑰可配置的DES加密算法的FPGA,摘 要: 在傳統的DES加密算法的基礎上,提出一種對密鑰實(shí)行動(dòng)態(tài)管理的硬件設計方案,給出了其FPGA實(shí)現方法。通過(guò)對DES加密原理的分析,利用其子密鑰的生成與核心算法相關(guān)性較弱的特點(diǎn),對密鑰進(jìn)行重新配置。DES算法采
- 關(guān)鍵字:
DES 線(xiàn)性反饋移位寄存器 混沌加密 FPGA
隨著(zhù)密碼學(xué)技術(shù)的飛速發(fā)展,軟件加密已經(jīng)非常流行,但由于硬件加密的穩定性和兼容性更好而且速度更快,所以仍是商業(yè)和軍事用途的主要選擇。而FPGA在實(shí)現算法方面具有靈活性、物理安全性和比軟件更高的速度性能,已成為硬件實(shí)現加密算法的最好選擇。
基于TMS320VC5410 的DES 加密系統設計
- 關(guān)鍵字: DES 加密系統 TMS320VC5410 IC卡
基于FPGA的DES加密算法的高性能實(shí)現
- 在分析DES算法原理的基礎上,詳細闡述一種基于VHDL描述、FPGA實(shí)現的DES加密算法系統的設計和仿真結果。該系統采用了一種基于子密鑰預先計算的新型流水線(xiàn)設計方案,克服了傳統DES流水線(xiàn)實(shí)現方式的缺點(diǎn),使系統的密鑰可動(dòng)態(tài)刷新.并在硬件資源消耗有所降低的情況下,進(jìn)一步提高系統的處理速度,系統最高時(shí)鐘頻率為222.77 MHz.信息加密的速度為14.26 Gb/s,是最快軟件實(shí)現方式的112倍。同時(shí)系統還具有設計靈活,可靠性高,可重用性強.升級方便等特點(diǎn)。
- 關(guān)鍵字: FPGA DES 加密算法 性能
des介紹
DES是一種對二元數據進(jìn)行加密的算法數據分組長(cháng)度為64位密文分組長(cháng)度也是64位.使用的密鑰為64位有效密鑰長(cháng)度為56位(有8位用于奇偶校驗)。解密時(shí)的過(guò)程和加密時(shí)相似但密鑰的順序正好相反。DES的整個(gè)體制是公開(kāi)的系統的安全性完全靠密鑰的保密。
DES算法的過(guò)程是在一個(gè)初始置換IP后明文組被分成右半部分和左半部分,每部分32位,以L(fǎng)0和R0。表示然后是16輪迭代的乘積變換,稱(chēng)為函數f,將數 [ 查看詳細 ]
熱門(mén)主題
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì )員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
