<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>
首頁(yè)  資訊  商機   下載  拆解   高校  招聘   雜志  會(huì )展  EETV  百科   問(wèn)答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁(yè) >> 主題列表 >> dds

基于DDS芯片AD9852的雷達回波模擬器設計

  • 摘要 基于直接數字頻率合成技術(shù)DDS的原理,分析了影響DDS頻率輸出的核心因素。在此基礎上仿真驗證了相位累加器的位數對DDS頻率輸出的作用。介紹了一種DDS芯片AD9852并基于這種芯片提出了一種雷達回波模擬器的設計,
  • 關(guān)鍵字: DDS  相位累加器  AD9852  

用DDS芯片AD9835開(kāi)發(fā)的精度頻率信號發(fā)生器

  • 高精度測量往往需采用高精度、高穩定性、高分辨率的頻率信號源。采用多個(gè)鎖相環(huán)構成的頻率合成器,電路復雜、價(jià)格昂貴,且信號建立時(shí)間長(cháng)、動(dòng)態(tài)特性較差。近年來(lái)發(fā)展起來(lái)的直接數字式頻率合成器(DDS)采用高速數字電
  • 關(guān)鍵字: AD9835    DDS    精度頻率    信號發(fā)生器  

基于A(yíng)D9850的多功能信號源設計

  • 摘要 :AD9850以芯片為多功能信號源頻率合成核心,以單片機(89C52)為控制和數據處理核心,實(shí)現了正弦波、方波及AM、FM、ASK、FSK、PSK 等調制波形的產(chǎn)生和輸出。結合鍵盤(pán)和顯示部分,實(shí)現了任意頻率值的選擇和顯示,
  • 關(guān)鍵字: 多功能信號源  DDS  89c52  AD9850  

基于Verilog的多路相干DDS信號源設計

  • 摘要:傳統的多路同步信號源常采用單片機搭載多片專(zhuān)用DDS芯片配合實(shí)現。該技術(shù)實(shí)現復雜,且在要求各路同步相干可控時(shí)難以實(shí)現。本文在介紹了DDS原理的基礎上,給出了用Verilog_HDL語(yǔ)言實(shí)現相干多路DDS的工作原理、設
  • 關(guān)鍵字: DDS  現場(chǎng)可編程門(mén)陣列(FPGA)  相位累加器  Verilog_HDL  

基于DDS構建可調頻穩幅信號發(fā)生器

  • 摘要 系統采用基于DDS工作原理的AD9851,以單片機為控制核心,設計了可產(chǎn)生頻率可調的穩幅高精度正弦波、方波信號發(fā)生器。輸出級通過(guò)橢A濾波器去除高頻噪聲以穩定信號,并采用乙類(lèi)推免功率放大器電路以提高系統的負
  • 關(guān)鍵字: DDS  橢圓濾波器  乙類(lèi)推免功率放大器  

基于DDS的多路任意波形發(fā)生器的設計與實(shí)現

  • 摘要:本文采用單片機控制DDS專(zhuān)用芯片(AD9854)設計了信號發(fā)生器。以AD9854芯片為核心,詳細分析了該信號發(fā)生器的系統結構、軟硬件設計和具體電路實(shí)現,并介紹了使用單片機STC12LE5A56S2對AD9854的控制方法。信號發(fā)生
  • 關(guān)鍵字: 信號發(fā)生器  DDS  AD9854  上位機  串口通信  

基于DDS技術(shù)的波形設計

  • 針對數字基帶信號的特點(diǎn)和通信系統對信號傳輸的要求,利用DDS數字頻率合成技術(shù)進(jìn)行波形設計。采用了ADI公司的AD9958芯片為核心設計實(shí)現了全數字頻率合成器,構建了具備FSK調制,PSK調制及線(xiàn)性?huà)呙韫δ艿娜珨底滞ㄐ畔到y。詳細介紹了該通信系統的主要構成和實(shí)現全數字波形設計的軟件控制方式,使其具備多種信號形式,較寬的工作頻帶、根據工作需要隨時(shí)變換波形的功能。該系統具有可重復編程和動(dòng)態(tài)重構的優(yōu)點(diǎn),使其易于修改,靈活可控,可適用于通信工程實(shí)踐中。
  • 關(guān)鍵字: DDS  波形設計  FSK  PSK  線(xiàn)性?huà)呙枵{制  AD9958  

一種射頻信號干擾器的設計

  • 摘要:為了測試電子設備的抗干擾能力,設計了一種射頻信號干擾器,可用于產(chǎn)生406 0~406.1 MHz范圍內的隨機干擾、點(diǎn)頻干擾和掃頻干擾信號。設計采用了直接數字頻率合成(DDS)技術(shù),通過(guò)單片機對DDS芯片的控制,可靈活
  • 關(guān)鍵字: 干擾器  隨機干擾  點(diǎn)頻干擾  掃頻干擾  DDS  

基于A(yíng)RM與DDS的高精度正弦信號發(fā)生器設計

  • 隨著(zhù)電子技術(shù)的不斷發(fā)展與進(jìn)步,現代的電子測量、通信系統越來(lái)越需要有高精度和靈活的正弦信號源進(jìn)行測量和調試。為了滿(mǎn)足外場(chǎng)試驗對便攜式信號發(fā)生器的需要,利用直接數字合成技術(shù),通過(guò)ARM芯片STM32實(shí)現對DDS芯片ML2035的控制,產(chǎn)生從0~25 kHz的正弦信號。結論表明,使用ARM和ML2035構成的正弦信號源的頻率具有精度高的特點(diǎn),設計方法對于特定場(chǎng)合的應用具有借鑒意義。
  • 關(guān)鍵字: 正弦信號源  STM32  DDS  ML2035  

基于實(shí)驗系統采用電路可動(dòng)態(tài)重組的設計方案

  • 0 引言“ 數字電路與邏輯設計”、“ 可編程邏輯器件與應用”、“單片機原理與應用”是電子類(lèi)相關(guān)專(zhuān)業(yè)的重要專(zhuān)業(yè)課程,在電工電
  • 關(guān)鍵字: DDS  PLD  單片機  

實(shí)驗挑戰:利用MSP430制作一個(gè)DDS

  •   電路圖也可見(jiàn):        連線(xiàn)說(shuō)明:   MCU-1602(1602可以用4根數據線(xiàn),傳2次數據,編程稍微復雜點(diǎn))   -----------   PC0-RS   PC1-RW   PC2-E   PC4-D4   PC5-D5   PC6-D6   PC7-D7   MCU-Key   --------------   PD0-DOWN   PD1-LEFT   PD2-START   PD3-RIGHT   PD4-UP   PD5-HS
  • 關(guān)鍵字: MSP430  DDS  

基于DDS驅動(dòng)PLL結構的寬帶頻率合成器設計

  •   結合數字式頻率合成器(DDs)和集成鎖相環(huán)(PLL)各自的優(yōu)點(diǎn),研制并設計了以DDS芯片AD9954和集成鎖相芯片ADF4113構成的高分 辨率、低雜散、寬頻段頻率合成器,并對該頻率合成器進(jìn)行了分析和仿真,從仿真和測試結果看,該頻率合成器達到了設計目標。該頻率合成器的輸出頻率范圍為 594~999 MHz,頻率步進(jìn)為5 Hz,相位噪聲為-91dBc。        DDS的參考信號由晶振產(chǎn)生,其頻率為fref。DDS輸出的信號頻率為fDDS,頻率值由頻率控制字(FTW)控制。鎖相環(huán)
  • 關(guān)鍵字: DDS  PLL  

基于STM32的雙路信號源及配置平臺設計

  •   隨著(zhù)在雷達探測、儀表測量、化學(xué)分析等領(lǐng)域研究的不斷深入,不僅要求定性的完成目標檢測,更加需要往高精度、高分辨率成像的方向發(fā)展。一方面,產(chǎn)生頻率、 幅度靈活可控,尤其是低相位噪聲、低雜散的頻率源對許多儀器設備起著(zhù)關(guān)鍵作用。另一方面,電子元器件實(shí)際性能參數并非理想以及來(lái)存在自外部?jì)炔康母蓴_,大 量的誤差因素會(huì )嚴重影響系統的準確性。雙路參數可調的信號源可有效地對系統誤差、信號通道間不平衡進(jìn)行較調,并且可以產(chǎn)生嚴格正交或相關(guān)的信號,這在弱信 號檢測中發(fā)揮重要作用。為此本文采用雙通道DDS方法,以STM32為控
  • 關(guān)鍵字: STM32  DDS  

FPGA和DDS在信號源中的應用

  •   1引言   DDS同DSP(數字信號處理)一樣,是一項關(guān)鍵的數字化技術(shù)。DDS是直接數字式頻率合成器(DirectDigitalSynthesizer)的英文縮寫(xiě)。與傳統的頻率合成器相比,DDS具有低成本、低功耗、高分辨率和快速轉換時(shí)間等優(yōu)點(diǎn),廣泛使用在電信與電子儀器領(lǐng)域,是實(shí)現設備全數字化的一個(gè)關(guān)鍵技術(shù)。在各行各業(yè)的測試應用中,信號源扮演著(zhù)極為重要的作用。但信號源具有許多不同的類(lèi)型,不同類(lèi)型的信號源在功能和特性上各不相同,分別適用于許多不同的應用。目前,最常見(jiàn)的信號源類(lèi)型包括任意波形發(fā)生器,函數發(fā)
  • 關(guān)鍵字: FPGA  DDS  

基于A(yíng)D9858寬帶雷達信號源的設計及應用

  •   現代雷達面臨著(zhù)綜合性電子干擾、反輻射導彈、低空和超低空突防以及目標隱身技術(shù)的等4大威脅,這就要求現代雷達具有反地物、抗積極和消極干擾、反隱身和自身生存的能力,其信號具有頻率捷變、波形參數捷變以及自適應跳頻的能力。因此對雷達信號產(chǎn)生器提出了越來(lái)越高的要求,要求具有寬頻帶、高精度、高穩定以及快速跳變的能力。隨著(zhù)現代電子技術(shù)的發(fā)展,高性能直接數字合成DDS(Direct DigitalSynthesis)技術(shù)、數字信號處理DSP(Digital Signal Processing)技術(shù)及大規??删幊踢壿嬈骷?/li>
  • 關(guān)鍵字: AD9858  DDS  
共260條 3/18 « 1 2 3 4 5 6 7 8 9 10 » ›|

dds介紹

DDS的簡(jiǎn)單介紹   DDS同 DSP(數字信號處理)一樣,是一項關(guān)鍵的數字化技術(shù)。DDS是直接數字式頻率合成器(Direct Digital Synthesizer)的英文縮寫(xiě)。與傳統的頻率合成器相比,DDS具有低成本、低功耗、高分辨率和快速轉換時(shí)間等優(yōu)點(diǎn),廣泛使用在電信與電子儀器領(lǐng)域,是實(shí)現設備全數字化的一個(gè)關(guān)鍵技術(shù)。   一塊DDS芯片中主要包括頻率控制寄存器、高速相位累加器和正弦計算 [ 查看詳細 ]

熱門(mén)主題

關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì )員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>