<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>
首頁(yè)  資訊  商機   下載  拆解   高校  招聘   雜志  會(huì )展  EETV  百科   問(wèn)答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁(yè) >> 主題列表 >> dds

基于DDS跳頻信號源的設計與實(shí)現

  •   0 引言   跳頻通信具有較強的抗干擾、抗多徑衰落、抗截獲等能力,已廣泛應用于軍事、交通、商業(yè)等各個(gè)領(lǐng)域。頻率合成器是跳頻系統的心臟,直接影響到跳頻信號的穩定性和產(chǎn)生頻率的準確度。目前頻率合成主要有三種方法:直接模擬合成法、鎖相環(huán)合成法和直接數字合成法(DDS)。直接模擬合成法利用倍頻(乘法)、分頻(除法)、混頻(加法與減法)及濾波,從單一或幾個(gè)參考頻率中產(chǎn)生多個(gè)所需的頻率。該方法頻率轉換時(shí)間快(小于100ns),但是體積大、功耗高,目前已基本不用。鎖相環(huán)合成法通過(guò)鎖相環(huán)完成頻率的加、減、乘、除運算
  • 關(guān)鍵字: DDS  FPGA  

DSP和DDS的三維感應測井高頻信號源實(shí)現

  •   高頻信號源設計是三維感應測井的重要組成部分。三維感應測井的原理是利用激勵信號源通過(guò)三個(gè)正交的發(fā)射線(xiàn)圈向外發(fā)射高頻信號,再通過(guò)多組三個(gè)正交的接收線(xiàn)圈,得到多組磁場(chǎng)分量,從而準確測量地層各向異性電阻率。在測井過(guò)程中,要求信號源的頻率為高頻,并且要求信號的頻率有很高的穩定性。   產(chǎn)生信號的方法很多,可以采用函數發(fā)生器外接分立元件來(lái)實(shí)現,通過(guò)調節外接電容或電阻來(lái)設置輸出信號頻率。但輸出信號受外部分立器件參數影響很大,且輸出信號頻率不能太高,同時(shí)無(wú)法實(shí)現頻率步進(jìn)調節。另外,采用FPGA可實(shí)現信號發(fā)生器的設計
  • 關(guān)鍵字: DSP  DDS  

基于DDS IP核及Nios II的可重構信號源設計

  •   SOPC(System on a Programmable Chip,片上可編程系統)是Altera公司提出的一種靈活、高效的SOC解決方案。它將處理器、存儲器、I/O接口、LVDS、CDR等系統設計需要的功能模塊集成到一個(gè)可編程邏輯器件上,構建一個(gè)可編程的片上系統。它具有靈活的設計方式,軟硬件可裁減、可擴充、可升級,并具備軟硬件在系統可編程的功能。SOPC的核心器件FPGA已經(jīng)發(fā)展成一種實(shí)用技術(shù),讓系統設計者把開(kāi)發(fā)新產(chǎn)品的時(shí)間和風(fēng)險降到最小。最重要的是,具有現場(chǎng)可編程性的FPGA延長(cháng)了產(chǎn)品在市場(chǎng)的存
  • 關(guān)鍵字: SOPC  DDS  Nios II  Altera  

三相SPWM波形發(fā)生器的設計與仿真

  • 本文提出了一種采用VHDL硬件描述語(yǔ)言設計新型三相正弦脈寬調制(SPWM)波形發(fā)生器的方法。該方法以直接數字頻率合成技術(shù)(DDS)為核心產(chǎn)生三相SPWM信號。并且利用VHDL設計了死區時(shí)間可調的死區時(shí)間控制器,解決了傳統的模塊電路等待方法很難產(chǎn)生帶精確死區時(shí)間控制的SPWM信號的問(wèn)題。該方法在Quartus II 9.1環(huán)境平臺下進(jìn)行了仿真驗證,并將設計程序下載到DE2-70實(shí)驗板進(jìn)行實(shí)驗測試,用示波器測試得到了死區時(shí)間可控制的SPWM波形。
  • 關(guān)鍵字: VHDL  SPWM  DDS  死區時(shí)間  FPGA  201505  

基于FPGA和虛擬儀器的DDS信號發(fā)生器的設計與實(shí)現

  •   信號發(fā)生器是一種常用的信號源,廣泛應用于通信、測量、科研等現代電子技術(shù)領(lǐng)域。信號發(fā)生器的核心技術(shù)是頻率合成技術(shù),主要方法有:直接模擬頻率合成、鎖相環(huán)頻率合成(PLL)、直接數字合成技術(shù)(DDS)。DDS 是開(kāi)環(huán)系統,無(wú)反饋環(huán)節,輸出響應速度快,頻率穩定度高。因此直接數字頻率合成技術(shù)是目前頻率合成的主要技術(shù)之一。文中的主要內容是采用FPGA 結合虛擬儀器技術(shù),進(jìn)行DDS 信號發(fā)生器的開(kāi)發(fā)[1-2]。   1 DDS 工作原理   圖1 是DDS 基本結構框圖。以正弦波信號發(fā)生器為例,利用DDS 技術(shù)
  • 關(guān)鍵字: FPGA  DDS  

石英晶體測試系統中DDS信號源設計

  •   針對π網(wǎng)絡(luò )石英晶體參數測試系統,采用以STM32F103ZET6型ARM為MCU控制DDS產(chǎn)生激勵信號。該測試系統相對于傳統的PC機測試系統具有設備簡(jiǎn)單、操作方便,較之普通單片機測試系統又具有資源豐富、運算速度更快等優(yōu)點(diǎn)。AD9852型DDS在A(yíng)RM控制下能產(chǎn)生0~100 MHz掃頻信號,經(jīng)試驗數據分析得到信號精度達到0.5×10-6,基本滿(mǎn)足設計要求。該系統將以其小巧、快速、操作方便、等優(yōu)點(diǎn)被廣泛采用。   產(chǎn)生正弦激勵信號一般可以通過(guò)振蕩電路或直接數字頻率合成器(Direct
  • 關(guān)鍵字: 石英晶體  DDS  

基于DDS技術(shù)的波形發(fā)生器設計與仿真

  •   1.引言   DDS頻率合成器具有頻率分辨率高,輸出頻點(diǎn)多,可達2N個(gè)頻點(diǎn)(假設DDS相位累加器的字長(cháng)是N);頻率切換速度快,可達us量級;頻率切換時(shí)相位連續的優(yōu)點(diǎn),可以輸出寬帶正交信號,其輸出相位噪聲低,對參考頻率源的相位噪聲有改善作用;可以產(chǎn)生任意波形;全數字化實(shí)現,便于集成,體積小,重量輕。   本文介紹了DDS的基本原理,同時(shí)針對DDS波形發(fā)生器的FPGA實(shí)現進(jìn)行了簡(jiǎn)要介紹,利用SignalTapII嵌入式邏輯分析儀對正弦波、三角波、方波、鋸齒波進(jìn)行仿真驗證。   2.DDS波形發(fā)生器的
  • 關(guān)鍵字: DDS  波形發(fā)生器  

基于FPGA+DDS的正弦信號發(fā)生器的設計

  •   1971年,美國學(xué)者TIERNCY J、TADER C M和GOLD B在《A Digital Frequeney Synthesizer》一文中提出了以全數字技術(shù),從相位概念出發(fā)直接合成所需波形的一種新的頻率合成原理,稱(chēng)之為直接數字頻率合成器DDS(Direct Digitial Frequency Synthesis)[1].這是頻率合成技術(shù)的一次重大革命,但限于當時(shí)微電子技術(shù)和數字信號處理技術(shù)的限制,DDS并沒(méi)有得到足夠的重視。隨著(zhù)現代超大規模集成電路集成工藝的高速發(fā)展,數字頻率合成技術(shù)得到了質(zhì)
  • 關(guān)鍵字: FPGA  DDS  

基于DDS技術(shù)和單片機設計的射頻信號干擾器

  •   文中介紹的干擾器能夠產(chǎn)生3種干擾信號:隨機干擾、點(diǎn)頻干擾和掃頻干擾,其中點(diǎn)頻干擾和掃頻干擾是基于單片機對DDS芯片AD9852的控制產(chǎn)生,整個(gè)系統的控制靈活、高效。測試結果表明,系統能夠準確產(chǎn)生所需要的干擾信號,滿(mǎn)足抗干擾性能測試的需要。雖然本設計產(chǎn)生的干擾信號位于406 MHz頻段,但這樣的電路結構也可用于其它頻段(需修改VCO、PLL等電路),例如手機通信頻段,因此本電路結構對其它頻段的應用同樣具有借鑒意義。   隨著(zhù)電子設備的使用越來(lái)越普遍,電子設備之間的干擾問(wèn)題也越來(lái)越突出,特別是通信設備的
  • 關(guān)鍵字: DDS  AD9852  

基于DDS的短波射頻頻率源設計與實(shí)現

  •   介紹了直接數字頻率合成(DDS)的結構和原理,并將DDS技術(shù)應用于短波射頻通信頻率源中。實(shí)現了一種基于單片機+DDS可編程低噪聲頻率源,輸出信號范圍46.5~75 MHz.實(shí)驗結果表明,該頻率源具有頻率分辨率高、相位噪聲低等優(yōu)點(diǎn),滿(mǎn)足短波射頻通信系統對頻率源的設計要求。   頻率源是現代短波射頻通信系統的核心,對整個(gè)系統的正常運行起著(zhù)決定性的作用。作為射頻電路與系統的核心設備,頻率源的好壞關(guān)系著(zhù)整個(gè)系統的穩定性?,F在的頻率合成技術(shù)正朝著(zhù)雜散和相位噪聲更低的方向發(fā)展,同時(shí)還要求有更寬的頻帶和更高的頻率
  • 關(guān)鍵字: DDS  射頻  

基于A(yíng)D9854和FPGA的頻率特性測試儀

  •   摘要:基于零中頻正交解調原理的頻率特性測試儀,用于檢測被測網(wǎng)絡(luò )的幅頻特性和相頻特性。系統采用集成數字直接頻率合成器AD9854產(chǎn)生雙路恒幅正交余弦信號,作為掃頻信號源,以FPGA為控制核心和運算平臺,結合濾波器、放大器、混頻器及ADC電路,實(shí)現對雙端口網(wǎng)絡(luò )在1-40MHz頻率范圍內頻率特性的點(diǎn)頻和掃頻測量,并在LCD屏上實(shí)時(shí)顯示相頻特性曲線(xiàn)和幅頻特性曲線(xiàn)。   引言   AD9854數字合成器是高度集成的器件,它采用先進(jìn)的DDS技術(shù),片內整合了兩路高速、高性能正交D/A轉換器,在高穩定度時(shí)鐘的驅動(dòng)
  • 關(guān)鍵字: AD9854  FPGA  濾波器  DDS  ADC  201504  

多模多制式調制信號發(fā)生技術(shù)

  •   摘要:隨著(zhù)通信行業(yè)以及數字技術(shù)的不斷發(fā)展,市場(chǎng)上經(jīng)常需要多模通信信號或多制式數字調制信號發(fā)生器,本文介紹了采用軟件無(wú)線(xiàn)電思想,基于“DDR2+FPGA+DAC+DDS+寬帶調制器”的硬件結構的信號發(fā)生裝置,實(shí)現了TD-SCDMA、WCDMA、TD-LTE、FDD-LTE等多模信號以及BPSK、QPSK、OQPSK、DQPSK、8PSK、16QAM、32QAM、64QAM、2FSK、4FSK、GMSK等數字調制信號的發(fā)生,能很好滿(mǎn)足現代信號模擬的實(shí)際需求。   1 引言   
  • 關(guān)鍵字: 多模  調制信號  FPGA  DDS  FIR濾波器  201504  

【從零開(kāi)始走進(jìn)FPGA】教你什么才是真正的任意分頻

  •   一、為啥要說(shuō)任意分頻   也許FPGA中的第一個(gè)實(shí)驗應該是分頻實(shí)驗,而不是流水燈,或者LCD1602的"Hello World"顯示,因為分頻的思想在FPGA中極為重要。當初安排流水燈,只是為了能讓大家看到效果,來(lái)激發(fā)您的興趣(MCU的學(xué)習也是如此)。   在大部分的教科書(shū)中,都會(huì )提到如何分頻,包括奇數分頻,偶數分頻,小數分頻等。有些教科書(shū)中也會(huì )講到任意分頻(半分頻,任意分數分頻)原理,用的是相位與的電路,并不能辦到50%的占空比,也不是很靈活。   但沒(méi)有一本教科書(shū)會(huì )講到精
  • 關(guān)鍵字: FPGA  DDS  

X波段間接式頻率綜合器的設計

  •   1 引言   頻率源是所有電子系統(雷達、通訊、測控、導航等)的基本信號來(lái)源,其主要包括固定頻率源和合成頻率源兩類(lèi)。其中合成頻率源又稱(chēng)頻率合成(綜合)器,按其構成方式可分為直接式和間接式。采用鎖相環(huán)(PLL)技術(shù)的間接頻率合成器目前應用最為廣泛。直接模擬頻率合成器(DAS)采用倍頻器、分頻器、混頻器及微波開(kāi)關(guān)來(lái)實(shí)現頻率合成,具有最優(yōu)的近端相位噪聲和高速捷變頻特性,但結構復雜、成本昂貴的特點(diǎn)限制其只能應用于雷達等高端領(lǐng)域。直接數字合成器(DDS)目前也得到了廣泛應用,但高性能DDS產(chǎn)品的輸出頻率還有待
  • 關(guān)鍵字: X波段  頻率綜合器  DDS  

基于DDS的頻譜分析儀設計

  •   1 引言   直接數字頻率合成(DDS)是近幾年一種新型的頻率合成法,其具有頻率切換速度快,頻率分辨率高,以及便于集成等優(yōu)點(diǎn)。在此,設計了基于DDS的頻譜分析儀,該頻譜分析儀依據外差原理,被測信號與本征頻率混頻,實(shí)現信號的頻譜分析。   2 系統設計   圖1給出系統設計框圖,主要由本機振蕩電路、混頻電路、放大檢波電路、頻譜輸出顯示電路等組成。通過(guò)單片機和現場(chǎng)可編程門(mén)陣列(FPGA)共同控制AD985l,以產(chǎn)生正弦掃頻輸出信號,然后經(jīng)濾波、程控放大得到穩定輸出,與經(jīng)放大處理的被測信號混頻,再經(jīng)放
  • 關(guān)鍵字: DDS  FPGA  AD985l  
共260條 4/18 |‹ « 2 3 4 5 6 7 8 9 10 11 » ›|

dds介紹

DDS的簡(jiǎn)單介紹   DDS同 DSP(數字信號處理)一樣,是一項關(guān)鍵的數字化技術(shù)。DDS是直接數字式頻率合成器(Direct Digital Synthesizer)的英文縮寫(xiě)。與傳統的頻率合成器相比,DDS具有低成本、低功耗、高分辨率和快速轉換時(shí)間等優(yōu)點(diǎn),廣泛使用在電信與電子儀器領(lǐng)域,是實(shí)現設備全數字化的一個(gè)關(guān)鍵技術(shù)。   一塊DDS芯片中主要包括頻率控制寄存器、高速相位累加器和正弦計算 [ 查看詳細 ]

熱門(mén)主題

關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì )員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>