EEPW首頁(yè) >>
主題列表 >>
cpld/fpga
cpld/fpga 文章 進(jìn)入cpld/fpga技術(shù)社區
輕松實(shí)現3D圖形處理的設計技巧
- 3D圖形繪制技術(shù)的本質(zhì),是通過(guò)一系列算法來(lái)模擬自然界中物體在人眼中成像的過(guò)程,算法從幾何建模、空間變換到計算空間中每個(gè)點(diǎn)的光照、陰影以及紋理等等。算法越趨近真實(shí),物體的繪制效果也越逼真。顯然,以有限性能的數字系統去還原真實(shí)的自然界是極其困難的,考慮的因素越多越細,系統的復雜度越高,實(shí)時(shí)性越低。
- 關(guān)鍵字: 3D圖形處理 掃描光柵 FPGA 頂點(diǎn)處理器
一種基于FPGA的T-MPLS網(wǎng)絡(luò )Gb/s核心節點(diǎn)的設計
- 主要內容是為實(shí)現T-MPLS技術(shù)于傳送網(wǎng)絡(luò )中的應用。新的面向連接的分組傳送技術(shù)T-MPLS中,高速率的數據轉發(fā)交換是其實(shí)現的關(guān)鍵。項目設計了一種基于FPGA的四端口千兆速率T-MPLS交換芯片的實(shí)現方案,用以完成T-MPLS網(wǎng)絡(luò )中數據交換轉發(fā),同時(shí)在邊緣節點(diǎn)完成業(yè)務(wù)的上下路,并進(jìn)一步完成網(wǎng)絡(luò )控制和管理平面的設計。
- 關(guān)鍵字: T-MPLS網(wǎng)絡(luò ) 核心節點(diǎn) FPGA VIIPro
基于軟件無(wú)線(xiàn)電的通信系統試驗平臺的設計實(shí)現,軟硬件原理、架構
- 本項目為一個(gè)基于 DSP 和 FPGA 的軟件無(wú)線(xiàn)電實(shí)驗平臺。是由可編程器件 DSP 和可重構邏輯器件 FPGA 搭建而成的,可提供了一個(gè)良好的數字無(wú)線(xiàn)通信環(huán)境,可以將多種調制解調算法在實(shí)驗平臺上實(shí)現,并能實(shí)現多種模式之間的切換。為學(xué)生可能通過(guò)自主編程來(lái)實(shí)現通信系統的相關(guān)功能,有助于學(xué)習和鞏固相關(guān)知識。
- 關(guān)鍵字: 軟件無(wú)線(xiàn)電 通信系統 FPGA QPSK Spartan3E
DIY你的體感游戲:人體動(dòng)作識別系統的設計,提供軟硬件實(shí)現方案
- 本項目使用Virtex-5 OpenSPARC評估平臺,首先通過(guò)VGA解碼芯片,將PC機中的視頻流數據解碼出R、G、B信號值和場(chǎng)、行信號。然后使用OV7670數字攝像頭,攝取人體的手部動(dòng)作,運用一定的算法,對攝像頭數據進(jìn)行處理,判定此時(shí)的人體動(dòng)作,然后將其與RGB分量信號進(jìn)行疊加,通過(guò)配置DVI接口芯片,將疊加后的圖像送至顯示器顯示。
- 關(guān)鍵字: Virtex-5 動(dòng)作識別 DIY 數字攝像頭 FPGA
DIY小發(fā)明:打造你自己的流媒體播放器,解決方案、硬件框圖
- 主要內容為利用Xilinx的Virtex-2 Pro FPGA 上豐富的邏輯資源來(lái)實(shí)現一個(gè)自定義的模塊,該模塊能作為流媒體播放過(guò)程中的一個(gè)功能部件。
- 關(guān)鍵字: DIY 流媒體播放器 Virtex-2Pro FPGA
基于FPGA的IIR數字濾波器的設計方案
- 用FPGA實(shí)現數字濾波器具有實(shí)時(shí)性強、靈活性高、處理速度快以及小批量生產(chǎn)成本低等優(yōu)點(diǎn),所以得到了較為廣泛的應用。本文以巴特沃思數字帶通濾波器為例,較為詳細地介紹了其設計和實(shí)現方法。給定巴特沃茲數字帶通濾波器的抽樣頻率為500Hz,上、下邊帶截止頻率分別為150Hz和30Hz。
- 關(guān)鍵字: IIR數字濾波器 雙線(xiàn)性變換法 FPGA matlab
基于A(yíng)RM和CPLD的高速數據采集系統設計(圖)
- 數據采集系統是通過(guò)采樣電路將輸入的模擬信號轉換成離散信號,并送入CPU、MCU或DSP進(jìn)行處理?,F在流行的基于PCI總線(xiàn)設計的采集卡是數據采集系統的主流,其優(yōu)點(diǎn)是可以利用PCI總線(xiàn)的研究成果快速的開(kāi)發(fā)系統軟件,整體運行速度快,能夠實(shí)現實(shí)時(shí)采集實(shí)時(shí)處理。但在一些工業(yè)測控現場(chǎng)檢測大型設備時(shí),從現場(chǎng)到機房有一定的距離,模擬信號傳到安裝在PC內的PCI數據采集卡會(huì )有不同程度的衰減,且易受工業(yè)環(huán)境的干擾。而單純用由微控制器(MCU)為核心的數據采集系統時(shí),把數據采集器置于被監測的設備處,雖然可以避免模擬信號的衰減和
- 關(guān)鍵字: 數據采集 ARM μC/OS-II CPLD
cpld/fpga介紹
您好,目前還沒(méi)有人創(chuàng )建詞條cpld/fpga!
歡迎您創(chuàng )建該詞條,闡述對cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。 創(chuàng )建詞條
歡迎您創(chuàng )建該詞條,闡述對cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。 創(chuàng )建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì )員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
