<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>
首頁(yè)  資訊  商機   下載  拆解   高校  招聘   雜志  會(huì )展  EETV  百科   問(wèn)答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁(yè) >> 主題列表 >> cpld/fpga

工程師教你如何選擇正確的電源模塊

  • 工程師教你如何選擇正確的電源模塊-設計從在FPGA上實(shí)現的概念證明開(kāi)始,現在到了必須創(chuàng )造電源的時(shí)候。一個(gè)隔離式電源模塊提供12V電源,為先進(jìn)的ASIC、微控制器、FPGA和各種其他元件供電。一如既往,這些元件實(shí)際上充滿(mǎn)了電路板的空間,提供充分的電力、穩定性、熱性能、低噪聲及可靠性需要挑戰物理定律。
  • 關(guān)鍵字: 微控制器  FPGA  電源設計  

五大優(yōu)勢凸顯 可編程邏輯或將呈現快速增長(cháng)

  • 五大優(yōu)勢凸顯 可編程邏輯或將呈現快速增長(cháng)-可編程邏輯器件的兩種類(lèi)型是現場(chǎng)可編程門(mén)陣列(FPGA)和復雜可編程邏輯器件(CPLD)。在這兩類(lèi)可編程邏輯器件中,FPGA是在PAL、GAL、EPLD等可編程器件的基礎上進(jìn)一步發(fā)展的產(chǎn)物。
  • 關(guān)鍵字: ASIC  FPGA  CPLD  半導體芯片  

工程師經(jīng)驗談:合適的FPGA電源的選擇

  • 工程師經(jīng)驗談:合適的FPGA電源的選擇- 現場(chǎng)可編程門(mén)陣列(FPGA)是可以包括數千個(gè)典型的、可編程邏輯單元,一個(gè)由線(xiàn)和可編程開(kāi)關(guān)的矩陣與單獨的邏輯單元互連,典型的設計包括指定每個(gè)單元的簡(jiǎn)單邏輯功能和選擇性地關(guān)閉互連矩陣中的開(kāi)關(guān)。
  • 關(guān)鍵字: FPGA  電源設計  

經(jīng)典方案:光伏并網(wǎng)發(fā)電裝置的系統實(shí)現

  • 經(jīng)典方案:光伏并網(wǎng)發(fā)電裝置的系統實(shí)現-系統以FPGA為控制核心,由MOSFET管全橋逆變電路以及其IR2110對其驅動(dòng)、SPWM(正弦脈寬調制)波的生成、電壓電流的檢測、相位頻率跟蹤等模塊組成。
  • 關(guān)鍵字: 逆變電路  FPGA  光伏并網(wǎng)發(fā)電  

FPGA電源設計有哪幾個(gè)步驟

  • FPGA電源設計有哪幾個(gè)步驟-現場(chǎng)可編程門(mén)陣列(FPGA)被發(fā)現在眾多的原型和低到中等批量產(chǎn)品的心臟。 FPGA的主要優(yōu)點(diǎn)是在開(kāi)發(fā)過(guò)程中的靈活性,簡(jiǎn)單的升級路徑,更快地將產(chǎn)品推向市場(chǎng),并且成本相對較低。一個(gè)主要缺點(diǎn)是復雜,用FPGA往往結合了先進(jìn)的系統級芯片(SoC)。
  • 關(guān)鍵字: FPGA  電源設計  SoC  

FPGA的系統設計實(shí)現方案

  • FPGA的系統設計實(shí)現方案-人群的監控與監測已經(jīng)成為當前的一個(gè)重要領(lǐng)域。政府和安全部門(mén)都已經(jīng)開(kāi)始尋求在公共場(chǎng)所智能監測人群的更先進(jìn)的方式,從而避免在來(lái)不及采取行動(dòng)之前檢測到任何異?;顒?dòng)。
  • 關(guān)鍵字: FPGA  智能攝像頭  傳感器  賽靈思  

FPGA的LCD液晶顯示器設計

  • FPGA的LCD液晶顯示器設計-由于LCD 液晶顯示器體積小、重量輕、功耗低,應用非常廣泛,如作為飛機、坦克和船上的顯示面板,可縮小原CRT顯示器的所占空間,減輕設備重量,增強機動(dòng)性。
  • 關(guān)鍵字: FPGA  LCD  液晶顯示器  

詳解FPGA電源設計的基本方法和步驟

  • 詳解FPGA電源設計的基本方法和步驟-現場(chǎng)可編程門(mén)陣列(FPGA)被發(fā)現在眾多的原型和低到中等批量產(chǎn)品的心臟。 FPGA的主要優(yōu)點(diǎn)是在開(kāi)發(fā)過(guò)程中的靈活性,簡(jiǎn)單的升級路徑,更快地將產(chǎn)品推向市場(chǎng),并且成本相對較低。一個(gè)主要缺點(diǎn)是復雜,用FPGA往往結合了先進(jìn)的系統級芯片(SoC)。
  • 關(guān)鍵字: FPGA  電源設計  電源模塊  德州儀器  

無(wú)線(xiàn)鏈路方案提升醫療應用的效率

  • 無(wú)線(xiàn)鏈路方案提升醫療應用的效率-要想充分發(fā)揮集成的無(wú)線(xiàn)系統優(yōu)勢,要求在更長(cháng)距離內有足夠的可靠性,以便讀取的任何數據都能直接發(fā)送到護理站的中心控制系統中,這涉及到信號穿過(guò)幾個(gè)中間病房墻體并且仍能在100-150米遠(300至500英尺)的地方檢測到。更低的射頻頻率,比如低于1GHz,可以提供更好的建筑材料穿透性能。
  • 關(guān)鍵字: 無(wú)線(xiàn)鏈路  FPGA  藍牙  

電源管理IC三大趨勢的深度解析

  • 電源管理IC三大趨勢的深度解析-在所有的電子設備和產(chǎn)品中,都不乏電源管理IC的“身影”。隨著(zhù)數字高速I(mǎi)C技術(shù)和芯片制造工藝技術(shù)的共同高速發(fā)展,高性能電源IC“助陣”的作用顯得愈加重要。
  • 關(guān)鍵字: 電源管理  FPGA  電源設計  

基于FPGA的數字密碼鎖

  • 基于FPGA的數字密碼鎖-本文介紹了一種以FPGA 為基礎的數字密碼鎖。采用自頂向下的數字系統設計方法, 將數字密碼鎖系統分解為若干子系統, 并且進(jìn)一步細劃為若干模塊, 然后用硬件描述語(yǔ)言VHDL 來(lái)設計這些模塊, 同時(shí)進(jìn)行硬件測試。
  • 關(guān)鍵字: VHDL  FPGA  液晶顯示驅動(dòng)  QuartusII  

工程師須知:FPGA 的演進(jìn)、優(yōu)勢、設計、改進(jìn)

  • 工程師須知:FPGA 的演進(jìn)、優(yōu)勢、設計、改進(jìn)-1989年我第一次接觸到電路板的時(shí)候,上面密布著(zhù)一系列的TTL、CMOS芯片,一顆14~20只管腳的芯片中一般只有4-6個(gè)簡(jiǎn)單的“門(mén)”,十幾個(gè)芯片的大板子也就完成尋址、譯碼之類(lèi)的功能,使用起來(lái)是非常的痛苦,如果要修改邏輯,只能用手術(shù)刀切割電路板并進(jìn)行飛線(xiàn)。
  • 關(guān)鍵字: FPGA  數字信號處理  

詳析單片機、ARM、FPGA嵌入式的特點(diǎn)及區別

  • 詳析單片機、ARM、FPGA嵌入式的特點(diǎn)及區別-本文詳細解析單片機、ARM、FPGA嵌入式的特點(diǎn)及區別。
  • 關(guān)鍵字: 單片機  ARM  FPGA  嵌入式  

輸出跟蹤和時(shí)序控制幫助提高FPGA可靠性

  • 輸出跟蹤和時(shí)序控制幫助提高FPGA可靠性-本文討論如何針對FPGA或微處理器配置各種電壓輸出跟蹤和時(shí)序控制選項,來(lái)幫助實(shí)現靈敏多電源軌系統的正確啟動(dòng)和關(guān)斷。
  • 關(guān)鍵字: FPGA  時(shí)序控制  

基于FPGA的系統促進(jìn)提高電機控制性能

  • 基于FPGA的系統促進(jìn)提高電機控制性能-電機在各種工業(yè)、汽車(chē)和商業(yè)領(lǐng)域應用廣泛。電機由驅動(dòng)器控制,驅動(dòng)器通過(guò)改變輸入功率來(lái)控制其轉矩、速度和位置。高性能電機驅動(dòng)器可以提高效率,實(shí)現更快速、更精確的控制。高級電機控制系統集控制算法、工業(yè)網(wǎng)絡(luò )和用戶(hù)接口于一體,因此需要更多處理能力來(lái)實(shí)時(shí)執行所有任務(wù)?,F代電機控制系統通常利用多芯片架構來(lái)實(shí)現:數字信號處理器(DSP)執行電機控制算法,FPGA 實(shí)現高速I(mǎi)/O 和網(wǎng)絡(luò )協(xié)議,微處理器處理執行控制。
  • 關(guān)鍵字: FPGA  電機控制  DSP  Zynq  
共7025條 49/469 |‹ « 47 48 49 50 51 52 53 54 55 56 » ›|

cpld/fpga介紹

您好,目前還沒(méi)有人創(chuàng )建詞條cpld/fpga!
歡迎您創(chuàng )建該詞條,闡述對cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。    創(chuàng )建詞條

熱門(mén)主題

樹(shù)莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì )員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>