EEPW首頁(yè) >>
主題列表 >>
asic-to-fpga
asic-to-fpga 文章 進(jìn)入asic-to-fpga技術(shù)社區
基于FPGA的DDS調頻信號的研究與實(shí)現
- 1 引言 直接數字頻率合成器(DDS)技術(shù),具有頻率切換速度快,很容易提高頻率分辨率、對硬件要求低、可編程全數字化便于單片集成、有利于降低成本、提高可靠性并便于生產(chǎn)等優(yōu)點(diǎn)。目前各大芯片制造廠(chǎng)商都相繼推出采用先進(jìn)CMOS工藝生產(chǎn)的高性能和多功能的DDS芯片,專(zhuān)用DDS芯片采用了特定工藝,內部數字信號抖動(dòng)很小,輸出信號的質(zhì)量高。然而在某些場(chǎng)合,由于專(zhuān)用的DDS芯片的控制方式是固定的,故在工作方式、頻率控制等方面與系統的要求差距很大,這時(shí)如果用高性能的FPGA器件設計符合自己需要的DDS電路就是一個(gè)很好的解
- 關(guān)鍵字: DDS FPGA 單片機 調頻信號 嵌入式系統
英特爾表示SoC已死,未來(lái)主流3D架構電路
- 英特爾公司芯片架構經(jīng)理Jay Heeb日前在國際固態(tài)電路會(huì )議(ISSCC)上表示,由于單芯片系統級封裝(SoC,System-on-Chip)需要的光罩層數會(huì )越來(lái)越多,潛在的成本問(wèn)題將愈來(lái)愈嚴重,因此這種高成本的平面堆棧封裝技術(shù)事實(shí)上已經(jīng)走到盡頭,預計SoC未來(lái)勢必會(huì )被他所提出的So3D(System-in-3D package)3D架構電路封裝完全所取代。 Heeb進(jìn)一步指出,事實(shí)上用封裝技術(shù)來(lái)形容So3D技術(shù)已不準確,因為這種3D架構技術(shù)遠遠超出傳統封裝技術(shù)所
- 關(guān)鍵字: SoC ASIC
遠程測控中嵌入式Web服務(wù)器的FPGA實(shí)現
- 引 言 嵌入式系統是指被嵌入到各種產(chǎn)品或工程應用中以微處理器或微控制器為核心的軟硬件系統。嵌入式系統與Internet技術(shù)相結合,形成的嵌入式Internet技術(shù)是近幾年隨著(zhù)計算機網(wǎng)絡(luò )技術(shù)的普及而發(fā)展起來(lái)的一項新興技術(shù)。工程技術(shù)人員、管理人員或調試人員通過(guò)Web而不用親臨現場(chǎng)就可以得到遠程數據,并對測控儀器進(jìn)行控制、校準等工作。這里介紹利用嵌入式軟核處理器Nios II及廣泛應用的嵌入式操作系統uClinux來(lái)實(shí)現電網(wǎng)參數的遠程測控服務(wù)器的功能。 &
- 關(guān)鍵字: FPGA Web 單片機 工業(yè)控制 嵌入式系統 遠程測控 工業(yè)控制
使用FPGA和IP Core實(shí)現定制緩沖管理
- 在通信網(wǎng)絡(luò )系統中,流量管理的核心是緩存管理、隊列管理和調度程序。本文結合使用FPGA及IP Core闡述緩存管理的結構、工作原理及設計方法 目前硬件高速轉發(fā)技術(shù)的趨勢是將整個(gè)轉發(fā)分成兩個(gè)部分:PE(Protocol Engine,協(xié)議引擎)和TM(Traffic Management,流量管理)。其中PE完成協(xié)議處理,TM負責完成隊列調度、緩存管理、流量整形、QOS等功能,TM與轉發(fā)協(xié)議無(wú)關(guān)。 隨著(zhù)通信協(xié)議的發(fā)展及多樣化,協(xié)議處理部分PE在硬件轉發(fā)實(shí)現方面,普遍采用現有的商用芯片NP(Network
- 關(guān)鍵字: Core FPGA IP 單片機 嵌入式系統 通訊 網(wǎng)絡(luò ) 無(wú)線(xiàn)
使用一個(gè)FPGA便可實(shí)現的64通道下變頻器
- RF Engines公司的ChannelCore64使設計者能夠用一個(gè)可對FPGA編程的IP核來(lái)替代多達16個(gè)DDC(直接下變頻器)ASIC,可顯著(zhù)減少PCB面積,降低功耗而且增加靈活性。和原來(lái)的方法相比,新方法是降低成本的典型代表,隨著(zhù)通道數目的增加,降低成本的需求愈加突出。在提供靈活性和簡(jiǎn)化設計的同時(shí),這種方法也能降低功耗。ChannelCore64的應用包括無(wú)線(xiàn)基站,衛星地面站和其它多通道無(wú)線(xiàn)電接收器等。在這些系統應用中,需要從一個(gè)頻帶非常寬的信號中提取很多具有不同帶寬的通道(或者信號),然后將整個(gè)
- 關(guān)鍵字: ChannelCore64 FPGA 單片機 嵌入式系統
基于單片機的FPGA并行配置方法
- 在當今變化的市場(chǎng)環(huán)境中,產(chǎn)品是否便于現場(chǎng)升級、是否便于靈活使用,已成為產(chǎn)品能否進(jìn)入市場(chǎng)的關(guān)鍵因素。在這種背景下,altera公司的基于SRAM LUT結構的FPGA器件得到了廣泛的應用。這類(lèi)器件的配置數據存儲在SRAM中。由于SRAM的掉電易失性,系統每次上電時(shí),必須重新配置數據,只有在數據配置正確的情況下系統才能正常工作。這種器件的優(yōu)點(diǎn)是可在線(xiàn)重新配置ICR(In-Circuit Reconfigurability),在線(xiàn)配置方式一般有兩類(lèi):一是通過(guò)下載電費由計算機直接對其進(jìn)行配置;二是通過(guò)微處理器對其
- 關(guān)鍵字: altera FPGA 單片機 可編程邏輯 配置數據 嵌入式系統
AMI Semiconductor繼續領(lǐng)跑FPGA-to-ASIC轉換行業(yè)
- 現在轉換90nm Xilinx和Altera FPGA AMI Semiconductor, Inc. (AMIS) 今日宣布,它已具備將1.2伏90nm FPGA轉換為基于單元的130nm ASIC的能力。有了這種能力的支持,OEM就能從昂貴的高密FPGA原型制作轉到更節省成本的ASIC生產(chǎn)。 AMIS是首家供應Altera和Xilinx 90nm FPGA所用嵌入式替換組件的公司,主要面向通
- 關(guān)鍵字: AMI FPGA FPGA-to-ASIC Semiconductor 單片機 嵌入式系統 轉換行業(yè)
基于FPGA的IJF數字基帶編碼的實(shí)現
- 1 引言 20世紀80年代初,加拿大渥太華大學(xué)的費赫教授(K.Feher)領(lǐng)導的科研小組發(fā)明了IJF-OQPSK調制技術(shù)。IJF-OQPSK中文名稱(chēng)叫做無(wú)碼間干擾和抖動(dòng)-交錯正交相移鍵控。他是現代數字恒包絡(luò )調制技術(shù)中新型的調制技術(shù)之一。 進(jìn)行這種調制時(shí),首先要對數字基帶信號進(jìn)行IJF編碼,將其變換成一種無(wú)碼間干擾和抖動(dòng)、頻譜主瓣窄、具有快速滾降的基帶波形,然后再用OQPSK調制。這樣,調制后的基帶信號就具有了以下特點(diǎn):以調波的相位平滑連續,而且每個(gè)號碼內的相位變化不會(huì )超過(guò)π/2,以調波的包絡(luò )近于恒
- 關(guān)鍵字: FPGA IJF 單片機 調制技術(shù) 嵌入式系統
解決硬盤(pán)驅動(dòng)器能耗難題
- 今天,大多數開(kāi)發(fā)便攜式媒體播放器、PDA、智能電話(huà)和基于IP協(xié)議的語(yǔ)音電話(huà)等高檔電池供電消費類(lèi)產(chǎn)品的設計人員都在使用某種或其他類(lèi)型的FPGA(現場(chǎng)可編程門(mén)陣列)。比較先進(jìn)的FPGA器件還集成了一個(gè)與外部邏輯連接在一起的嵌入式RAM,因此可以用來(lái)增加更先進(jìn)的功能。這種FPGA的一種典型應用包括充當系統處理器及其HDD(硬盤(pán)驅動(dòng)器)之間的橋接器件,利用RAM作為一個(gè)FIFO(先進(jìn)先出存儲器)將處理器存儲器與硬盤(pán)驅動(dòng)器加以區分,進(jìn)而有利于更快的數據傳輸。這種方法有一種顯著(zhù)的節能優(yōu)勢:當硬盤(pán)驅動(dòng)器運行時(shí),它需要汲
- 關(guān)鍵字: 0610_A FPGA PolarPro 消費電子 硬盤(pán)驅動(dòng) 雜志_技術(shù)長(cháng)廊 存儲器 消費電子
東芝與聯(lián)華制造的Xilinx 65納米Virtex-5 FPGA元件
- 兩款由日本東芝與臺灣聯(lián)華電子制造的Xilinx 65納米Virtex-5 FPGA元件 由Chipworks 率先披露元件的內部結構 分析報告現已接受客戶(hù)訂購 Chipworks 公司宣布,已分析Xilinx公司采用65納米制程的XC5VLX50Virtex-5 FPGA兩個(gè)元件樣本。其中一款元件由數位消費市場(chǎng)65納米技術(shù)的領(lǐng)導廠(chǎng)商日本東芝公司制造;而另一款元件則由另一業(yè)界先鋒臺灣聯(lián)華電子制造,亦是Xilinx過(guò)去10多年來(lái)的主要晶圓代工伙伴。Chipwo
- 關(guān)鍵字: 65納米 FPGA Virtex-5 Xilinx 單片機 東芝 聯(lián)華 嵌入式系統
利用FPGA解決TMS320C54x與SDRAM的接口問(wèn)題
- 在DSP應用系統中,需要大量外擴存儲器的情況經(jīng)常遇到。例如,在數碼相機和攝像機中,為了將現場(chǎng)拍攝的諸多圖片或圖像暫存下來(lái),需要將DSP處理后的數據轉移到外存中以備后用。從目前的存儲器市場(chǎng)看,SDRAM由于其性能價(jià)格比的優(yōu)勢,而被DSP開(kāi)發(fā)者所青睞。DSP與SDRAM直接接口是不可能的。 FPGA(現場(chǎng)可編程門(mén)陣列)由于其具有使用靈活、執行速度快、開(kāi)發(fā)工具豐富的特點(diǎn)而越來(lái)越多地出現在現場(chǎng)電路設計中。本文用FPGA作為接口芯片,提供控制信號和定時(shí)信號,來(lái)實(shí)現DSP到SDRAM的數據存取。 1 SDRA
- 關(guān)鍵字: DSP FPGA SDRAM 單片機 嵌入式系統 存儲器
asic-to-fpga介紹
您好,目前還沒(méi)有人創(chuàng )建詞條asic-to-fpga!
歡迎您創(chuàng )建該詞條,闡述對asic-to-fpga的理解,并與今后在此搜索asic-to-fpga的朋友們分享。 創(chuàng )建詞條
歡迎您創(chuàng )建該詞條,闡述對asic-to-fpga的理解,并與今后在此搜索asic-to-fpga的朋友們分享。 創(chuàng )建詞條
熱門(mén)主題
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì )員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
