EEPW首頁(yè) >>
主題列表 >>
asic ip
asic ip 文章 進(jìn)入asic ip技術(shù)社區
賽靈思變革生態(tài)系統加速可編程平臺主流應用進(jìn)程
- 日前, 全球可編程平臺領(lǐng)導廠(chǎng)商賽靈思公司宣布,為建立新的 FPGA 應用市場(chǎng), 賽靈思公司將通過(guò)其開(kāi)放式平臺以及對業(yè)界重要標準的支持變革生態(tài)系統, 推動(dòng)賽靈思聯(lián)盟計劃向縱深層次發(fā)展。作為該計劃的一部分, 賽靈思將幫助 FPGA 用戶(hù)根據其具體的設計與開(kāi)發(fā)要求更方便快捷地找到理想的合作伙伴, 同時(shí)提升客戶(hù)與賽靈思聯(lián)盟計劃成員合作時(shí)的滿(mǎn)意度和質(zhì)量?! ≠愳`思合作伙伴生態(tài)系統及聯(lián)盟高級總監 Dav
- 關(guān)鍵字: Xilinx ASIC ASSP
賽靈思與ARM公司共同宣布合作開(kāi)發(fā)計劃
- ? 全球可編程邏輯解決方案領(lǐng)導廠(chǎng)商賽靈思公司與ARM公司宣布正式開(kāi)展合作,在賽靈思FPGA中應用ARM處理器與互聯(lián)技術(shù)。賽靈思公司目前已經(jīng)開(kāi)始采用ARM?Cortex處理器IP,利用性能優(yōu)化的ARM數字單元庫(cell?library)和嵌入式存儲器,為未來(lái)的可編程平臺提供支持。此外,兩家公司還共同對下一代ARM??AMBA?互聯(lián)技術(shù)進(jìn)行定義,以增強并優(yōu)化FPGA架構?! 纱蠊镜暮献?,?意味著(zhù)賽靈思致力于采用全線(xiàn)ARM技術(shù),并充分利用ARM處理器的巨
- 關(guān)鍵字: Xilinx FPGA Cortex IP
FPGA挑戰特殊應用,將吞食更多市場(chǎng)

- ? 根據牧本定律(Makimoto’s?Wave),從2007年開(kāi)始的10年,進(jìn)入了在可編程性基礎上的客戶(hù)定制產(chǎn)品流行時(shí)代。專(zhuān)做標準產(chǎn)品的FPGA也在悄然分化,更加面向特定的應用?! D1?牧本浪潮 中小廠(chǎng)商:面向便攜式應用 盡管每年ASIC的新開(kāi)工數量不斷走低,但是FPGA玩家圈子似乎沒(méi)有因此擴大,還好像越來(lái)越小——誰(shuí)也不愿意成為圈內兩大FPGA巨頭血斗的第三者。并且以低功耗見(jiàn)長(cháng)的QuickLogic首先跳出了這個(gè)“紅?!?,直奔便攜式應用的藍?!狢SSP(客戶(hù)特殊標
- 關(guān)鍵字: FPGA ASIC USB Xilinx Altera
基于DSP的人工耳蝸語(yǔ)音處理器設計

- 摘要:傳統的人工耳蝸語(yǔ)音處理器采用ASIC設計,投入成本高,可移植性差,設計了一種基于A(yíng)的人工耳蝸語(yǔ)音處理器。該處理器采用雙麥克風(fēng)接受語(yǔ)音信號,實(shí)現了語(yǔ)音信號的自適應噪聲消除和CIS(Continuous Interleaved Sampling)方案。同一段語(yǔ)音由DSP采樣處理得到的刺激脈沖與MATLAB采樣處理的結果基本相同。實(shí)驗結果表明,基于DSP的人工耳蝸語(yǔ)音處理器能實(shí)現語(yǔ)音信號中噪聲的消除并得到良好的刺激脈沖。 關(guān)鍵詞:DSP;人工耳蝸;自適應噪聲消除;語(yǔ)音處理器 人工耳蝸又稱(chēng)人造耳蝸、電子
- 關(guān)鍵字: DSP ASIC
中國集成電路產(chǎn)業(yè)變革在即
- 新政利好力度空前 ●希望政策能助推建立多元化和多渠道的科技投入體系,廣泛吸引社會(huì )資金。 ●除開(kāi)發(fā)核心設計IP外,必須重視培育核心生產(chǎn)工藝和核心應用技術(shù)。 尹志堯:國家集成電路產(chǎn)業(yè)新一輪扶持政策的即將出臺,必然給集成電路行業(yè)帶來(lái)重大利好,將有利于進(jìn)一步鞏固集成電路產(chǎn)業(yè)在戰略性新興產(chǎn)業(yè)中的龍頭地位。在促進(jìn)國內行業(yè)發(fā)展的同時(shí),增強國內芯片生產(chǎn)以及設備企業(yè)的市場(chǎng)地位,使之進(jìn)入全新的發(fā)展階段,在10年到20年內趕上并在某些方面達到國際最先進(jìn)水平。 半導體設備業(yè)在整個(gè)產(chǎn)業(yè)鏈
- 關(guān)鍵字: 集成電路 IP
軟件無(wú)線(xiàn)電設計中ASIC、FPGA和DSP的選擇策略探討
- ASIC、FPGA和DSP的應用領(lǐng)域呈現相互覆蓋的趨勢,使設計人員必須在軟件無(wú)線(xiàn)電結構設計中重新考慮器件選擇策略...
- 關(guān)鍵字: ASIC DSP FPGA 無(wú)線(xiàn)電
DPO與示波器技術(shù)的發(fā)展
- 1DPO的特點(diǎn)數字熒光示波器DPO(DigitalphosphorOscilloscopes)是Tektronix公司新推陳出新出的一種示...
- 關(guān)鍵字: DPO 示波器技術(shù) ASIC
asic ip介紹
您好,目前還沒(méi)有人創(chuàng )建詞條asic ip!
歡迎您創(chuàng )建該詞條,闡述對asic ip的理解,并與今后在此搜索asic ip的朋友們分享。 創(chuàng )建詞條
歡迎您創(chuàng )建該詞條,闡述對asic ip的理解,并與今后在此搜索asic ip的朋友們分享。 創(chuàng )建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì )員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
