<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>
首頁(yè)  資訊  商機   下載  拆解   高校  招聘   雜志  會(huì )展  EETV  百科   問(wèn)答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁(yè) >> 主題列表 >> altera

Altera發(fā)售全線(xiàn)65nm Cyclone III FPGA

  •   Altera宣布低功耗、低成本Cyclone III系列65-nm FPGA所有8個(gè)型號的產(chǎn)品級芯片實(shí)現量產(chǎn)。自從2007年3月推出以來(lái),Cyclone III系列產(chǎn)品已迅速應用于無(wú)線(xiàn)、軍事、顯示、汽車(chē)和工業(yè)市場(chǎng)的大量客戶(hù)系統中。   Altera公司低成本產(chǎn)品營(yíng)銷(xiāo)總監Luanne Schirrmeister評論說(shuō):“作為業(yè)界首款也是唯一一款65-nm低成本FPGA系列,Cyclone III器件在數字系統設計中前所未有地同時(shí)實(shí)現了高密度、低功耗和低成本。而當今FPGA設計人員需要的是經(jīng)過(guò)硬件測試的
  • 關(guān)鍵字: 嵌入式系統  單片機  Altera  FPGA  Cyclone  III  MCU和嵌入式微處理器  

Stratix III FPGA性能達到了533-MHz DDR3接口標準

  •   Altera公司宣布,Stratix® III FPGA的DDR3存儲器接口速率超過(guò)1067 Mbps,存儲器性能比競爭FPGA解決方案高出33%。更寬的存儲器帶寬支持新的通信、計算和視頻處理應用,以前很難實(shí)現這類(lèi)應用或者需要增加存儲器塊才能實(shí)現。Altera的Stratix III FPGA系列是業(yè)界唯一完全符合JESD79-3 JEDEC DDR3 SDRAM標準的FPGA,該標準包括為提高性能而制定的高性能讀寫(xiě)均衡規范。   Altera高端產(chǎn)品營(yíng)銷(xiāo)資深總監David Greenfie
  • 關(guān)鍵字: 嵌入式系統  單片機  Altera  FPGA  DDR3  MCU和嵌入式微處理器  

Altera宣布Stratix® III FPGA的DDR3存儲器接口速率超過(guò)1067 Mbps

  •   Altera公司宣布,Stratix® III FPGA的DDR3存儲器接口速率超過(guò)1067 Mbps,存儲器性能比競爭FPGA解決方案高出33%。更寬的存儲器帶寬支持新的通信、計算和視頻處理應用,以前很難實(shí)現這類(lèi)應用或者需要增加存儲器塊才能實(shí)現。Altera的Stratix III FPGA系列是業(yè)界唯一完全符合JESD79-3 JEDEC DDR3 SDRAM標準的FPGA,該標準包括為提高性能而制定的高性能讀寫(xiě)均衡規范。   Altera高端產(chǎn)品營(yíng)銷(xiāo)資深總監David Greenfie
  • 關(guān)鍵字: 嵌入式系統  單片機  Altera  DDR3  存儲器  

Altera新的MAX IIZ CPLD在便攜式應用中實(shí)現了零功耗

  •   Altera公司宣布新的零功耗MAX® IIZ CPLD進(jìn)一步擴展了其低功耗可編程邏輯解決方案產(chǎn)品組合,該器件是專(zhuān)門(mén)針對解決便攜式應用市場(chǎng)的功耗、封裝和價(jià)格限制而設計開(kāi)發(fā)的。和相競爭的傳統宏單元CPLD相比,MAX IIZ器件具有6倍的密度和3倍的I/O資源優(yōu)勢,以相同甚至更低的功耗滿(mǎn)足了設計人員對各種功能的需求,同時(shí)大大降低了電路板面積。MAX IIZ器件為業(yè)界最流行的CPLD系列增加了零功耗和超小型封裝型號,使手持式設備和其他便攜式應用能夠充分發(fā)揮CPLD的諸多優(yōu)勢——包括靈活性、產(chǎn)品快速
  • 關(guān)鍵字: 嵌入式系統  單片機  Altera  CPLD  MAX  MCU和嵌入式微處理器  

Altera宣布開(kāi)始提供新的Cyclone III版NiosII嵌入式評估套件

  •   Altera公司宣布開(kāi)始提供新的Cyclone® III版Nios® II嵌入式評估套件。Nios II評估套件是功能豐富的低成本平臺,為嵌入式設計人員提供快捷簡(jiǎn)單的實(shí)踐方式來(lái)評估Nios II處理器、SOPC Builder系統設計軟件及其定制應用軟件。   在獨特的樹(shù)脂玻璃箱中,Nios II 評估套件含有一塊Cyclone III入門(mén)電路板和觸摸屏LCD,通過(guò)屏幕觸摸,支持開(kāi)發(fā)人員啟動(dòng)網(wǎng)絡(luò )和音頻圖像處理等實(shí)例應用軟件。對于剛開(kāi)始FPGA處理器設計的軟件開(kāi)發(fā)人員,它還是理想的開(kāi)發(fā)
  • 關(guān)鍵字: 嵌入式系統  單片機  Altera  Cyclone  Nios  II  開(kāi)發(fā)工具  

Altera攜手Synopsys為ASIC設計提供Nios II處理器內核

  •   Altera和Synopsys宣布,Altera流行的Nios II處理器內核可通過(guò)DesignWare Star IP包提供許可給客戶(hù)使用。這一新品擴展了Altera現有的FPGA和HardCopy®結構化ASIC產(chǎn)品供給,幫助Nios II用戶(hù)將設計移植到標準單元ASIC。Nios II處理器內核是應用最廣泛的FPGA處理器,其客戶(hù)群有5,000多家電子設備生產(chǎn)商,包括世界上排名靠前的OEM。   通過(guò)DesignWare Star IP包,設計人員可以使用一流Star IP供應商開(kāi)發(fā)的
  • 關(guān)鍵字: 嵌入式系統  單片機  Altera  Synopsys  Nios  II  MCU和嵌入式微處理器  

Configuring Altera FPGAs

Altera Programming Hardware Data Sheet

GiDEL在最新的開(kāi)發(fā)系統中采用Altera的Stratix FPGA系列

  •   Altera宣布,GiDEL的新一代PROC算法加速板和PROCxM原型開(kāi)發(fā)系統的PC_X8 PCI Express (PCIe)適配器采用了Stratix® II、Stratix II GX和Stratix III FPGA。高性能Altera® Stratix FPGA使GiDEL能夠在新的PCIe應用和設計人員開(kāi)發(fā)系統中集成更多的功能,提升系統性能。   GiDEL的PROCStar III開(kāi)發(fā)系統   面向基于PCIe的嵌入式處理應用,GiDEL的PROCStar III開(kāi)
  • 關(guān)鍵字: 嵌入式系統  單片機  Altera  PROC  FPGA  MCU和嵌入式微處理器  

Altera面向低成本FPGA收發(fā)器設計發(fā)售Arria GX開(kāi)發(fā)套件

  •   Altera宣布開(kāi)始提供Arria™ GX FPGA系列的第一款開(kāi)發(fā)套件,該系列是帶有收發(fā)器的無(wú)風(fēng)險、低成本FPGA。Arria GX開(kāi)發(fā)套件為PCI Express (PCIe)、Serial RapidIO® (SRIO)和千兆以太網(wǎng)(Gbe)等高速串行接口設計提供了可靠的開(kāi)發(fā)和測試環(huán)境。套件幫助系統設計人員降低了成本,節省了設計時(shí)間。系統設計人員可以利用該套件作為自己設計的起點(diǎn)。   Arria GX開(kāi)發(fā)套件面向PCIe x1和x4、SRIO以及千兆以太網(wǎng)設計。它包括PCI
  • 關(guān)鍵字: 嵌入式系統  單片機  Altera  FPGA  收發(fā)器  MCU和嵌入式微處理器  

Altera面向低成本FPGA收發(fā)器設計發(fā)售Arria GX開(kāi)發(fā)套件

  •   Altera宣布開(kāi)始提供Arria™ GX FPGA系列的第一款開(kāi)發(fā)套件,該系列是唯一帶有收發(fā)器的無(wú)風(fēng)險、低成本FPGA。Arria GX開(kāi)發(fā)套件為PCI Express (PCIe)、Serial RapidIO® (SRIO)和千兆以太網(wǎng)(Gbe)等高速串行接口設計提供了可靠的開(kāi)發(fā)和測試環(huán)境。套件幫助系統設計人員大大降低了成本,節省了設計時(shí)間。系統設計人員可以利用該套件作為自己設計的起點(diǎn)。   Arria GX開(kāi)發(fā)套件面向PCIe x1和x4、SRIO以及千兆以太網(wǎng)設計。它包
  • 關(guān)鍵字: 嵌入式系統  單片機  Altera  FPGA  MCU和嵌入式微處理器  

致力推動(dòng)FPGA深入高校教育,Altera舉辦全國大學(xué)教師會(huì )議

  • 近日,Altera公司在清華大學(xué)拉開(kāi)了全國大學(xué)教師會(huì )議的序幕, 來(lái)自全國118所高校的近300名教師、Altera公司高層參加了這一為期兩天的學(xué)術(shù)盛會(huì )。這已是Altera公司第五次舉辦的全國范圍內的大學(xué)教師會(huì )議。自2003年以來(lái),Altera公司一年一度的大學(xué)教師會(huì )議,將全國各大高校的教師匯聚一堂,通過(guò)若干專(zhuān)題研討會(huì )以及經(jīng)驗交流,讓廣大高校老師對可編程邏輯技術(shù)的發(fā)展及其在大學(xué)課程中的應用有更深入的了解,對課程設置的改革有更清晰的概念,為高校教師的應用教學(xué)搭建起交流學(xué)習的平臺。  在今年
  • 關(guān)鍵字: FPGA  Altera  

中國第一個(gè)數字電視廣播標準在A(yíng)ltera Stratix IIFPGA上啟動(dòng)

  • Altera公司宣布,清華DTV采用Stratix® II高性能FPGA來(lái)開(kāi)發(fā)中國最近通過(guò)的數字多媒體廣播 – 地面國家數字電視廣播標準(DTMB,也稱(chēng)為DMB-TH)。DTMB于2007年8月1號成為中國廣播業(yè)地面電視信號的強制標準。 為中國廣播業(yè)提供視頻傳送設備的所有數字電視系統供應商將采用該標準中的數字視頻調制知識產(chǎn)權(IP)。在國家廣播電影電視總局支持下,地面DTMB標準(GB20600-2006)實(shí)現了固定電視和公共交通移動(dòng)電視的數字電視信號傳送。 DTMB
  • 關(guān)鍵字: 嵌入式系統  單片機  數字電視廣播  Altera  消費電子  

清華DTV采用Altera FPGA開(kāi)發(fā)數字電視廣播標準

  • Altera公司近日宣布,清華DTV采用Stratix II高性能FPGA來(lái)開(kāi)發(fā)中國最近通過(guò)的數字多媒體廣播——地面國家數字電視廣播標準(DTMB,也稱(chēng)為DMB-TH)。DTMB于2007年8月1號成為中國廣播業(yè)地面電視信號的強制標準。 為中國廣播業(yè)提供視頻傳送設備的所有數字電視系統供應商將采用該標準中的數字視頻調制知識產(chǎn)權(IP)。在國家廣播電影電視總局支持下,地面DTMB標準(GB20600-2006)實(shí)現了固定電視和公共交通移動(dòng)電視的數字電視信號傳送。 DTMB標準同時(shí)使用了時(shí)域同步正交頻
  • 關(guān)鍵字: 嵌入式系統  單片機  清華DTV  Altera  數字電視廣播  消費電子  

Altera和PLDA宣布為廣播市場(chǎng)提供音頻解決方案

  •   Altera和PLDA SAS宣布繼續擴大合作,為專(zhuān)業(yè)音頻/視頻廣播市場(chǎng)提供靈活的解決方案。此次合作首先推出了新的知識產(chǎn)權(IP)內核系列,以及音頻采樣轉換器(SRC),并為Altera Stratix®和Cyclone® FPGA產(chǎn)品系列的認證客戶(hù)提供免費的IP許可。   SRC內核   SRC內核具有很強的配置能力,能夠處理8對立體聲信號,轉換并同步32 kHz和96 kHz之間的大部分組合采樣率。更新后的版本可支持192 kHz采樣率的輸入和輸出采樣,計劃于2007年10月推
  • 關(guān)鍵字: Altera  PLDA  音視頻技術(shù)  
共566條 33/38 |‹ « 29 30 31 32 33 34 35 36 37 38 »

altera介紹

Altera 的可編程解決方案幫助系統和半導體公司快速高效的實(shí)現創(chuàng )新,突出產(chǎn)品優(yōu)勢,贏(yíng)得市場(chǎng)競爭。 自二十年前發(fā)明世界上第一個(gè)可編程邏輯器件開(kāi)始,Altera 公司 (NASDAQ:ALTR) 秉承了創(chuàng )新的傳統,是世界上"可編程芯片系統" (SOPC) 解決方案倡導者。Altera 公司總部位于美國加州的圣何塞,并在全球的14個(gè)國家中擁有近2000名員工,其2005年度的年收入高達11.23億美 [ 查看詳細 ]

相關(guān)主題

熱門(mén)主題

關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì )員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>