<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>
首頁(yè)  資訊  商機   下載  拆解   高校  招聘   雜志  會(huì )展  EETV  百科   問(wèn)答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁(yè) >> 主題列表 >> 28-nm

用FPGA解決65nm芯片設計難題

  •  隨著(zhù)工藝技術(shù)向65nm以及更小尺寸的邁進(jìn),出現了兩類(lèi)關(guān)鍵的開(kāi)發(fā)問(wèn)題:待機功耗和開(kāi)發(fā)成本。這兩個(gè)問(wèn)題在每一新的工藝節點(diǎn)上都非常突出,現在已經(jīng)成為設計團隊面臨的主要問(wèn)題。在設計方法上從專(zhuān)用集成電路(ASIC)和專(zhuān)
  • 關(guān)鍵字: FPGA  65  nm  芯片設計    

在28-nm FPGA 上實(shí)現集成100-GbE 交換解決方案

  • 隨著(zhù)高速100-GbE 通信網(wǎng)絡(luò )標準的完成,交換功能在互聯(lián)網(wǎng)正常運行中扮演了重要角色。網(wǎng)絡(luò )總流量每6個(gè)月翻倍,通過(guò)多種協(xié)議進(jìn)行傳送,網(wǎng)絡(luò )越來(lái)越復雜,交換體系結構面臨很大的挑戰。目前的單芯片體系結構無(wú)法滿(mǎn)足越來(lái)越大的帶寬和復雜度要求,因此,需要開(kāi)發(fā)高效算法和交換體系結構,以滿(mǎn)足高速網(wǎng)絡(luò )需求。Stratix V FPGA 支持硬件設計人員在下一代交換機和路由器中集成100-GbE 元件,在系統中均衡的分配數據,確保QoS。 詳情參見(jiàn) http://share.eepw.com.cn/share/downlo
  • 關(guān)鍵字: 28-nm  FPGA   100-GbE 交換  

在28-nm FPGA 上實(shí)現100-Gbit OTN 復用轉發(fā)器解決方案

  • 視頻和寬帶無(wú)線(xiàn)技術(shù)對帶寬越來(lái)越高的要求使得通信網(wǎng)絡(luò )承受了很大的壓力。目前的10-Gbit OTN 基礎設備通道容量接近了極限,面臨帶寬耗盡的問(wèn)題。面對越來(lái)越高的資本支出和運營(yíng)支出以及不斷下滑的利潤,服務(wù)提供商轉向了100-Gbit OTN 解決方案,將目前的10-Gbit 網(wǎng)絡(luò )容量提高10 倍。但是,還有很多在用的低速率OTN、SONET、以太網(wǎng)和存儲系統,這需要通過(guò)100-Gbit OTN 復用轉發(fā)器將這些系統置入到新的基礎光設施中。Altera Stratix V FPGA 系列采用了多項關(guān)鍵創(chuàng )新技術(shù)
  • 關(guān)鍵字: 28-nm  FPGA  100-Gbit OTN   復用轉發(fā)器  

Altera發(fā)布28-nm Stratix V FPGA系列

  • Stratix V FPGA突破帶寬瓶頸,同時(shí)降低了系統功耗和成本 2010年4月20號,北京——Altera公司(NASDAQ: ALTR)今天發(fā)布業(yè)界帶寬最大的FPGA——下一代28-nm Stratix? V FPGA。Stratix V FPGA具有1.6 Tbps串行交換能力,采用各種創(chuàng )新技術(shù)和前沿28-nm工藝,降低了寬帶應用的成本和功耗。 Stratix V FPGA系列采用TSMC 28-nm高性能(HP)工藝進(jìn)行制造,提供1
  • 關(guān)鍵字: Altera  28-nm  Stratix V FPGA  

采用帶有收發(fā)器的全系列40-nm FPGA 和ASIC 實(shí)現創(chuàng )

  • 人們對寬帶服務(wù)的帶寬要求越來(lái)越高,促使芯片供應商使用更多的高速串行收發(fā)器。因此,下一代應用采用了多種數據速率,從幾Mbps 到數百Gbps,在一種設備中集成了多種協(xié)議和服務(wù)。以太網(wǎng)等迅速發(fā)展的標準以及對提高
  • 關(guān)鍵字: FPGA  ASIC  40  nm    

在40-nm 工藝節點(diǎn)實(shí)現世界上最先進(jìn)的定制邏輯器件

  • 實(shí)現世界上最先進(jìn)的定制邏輯器件引言
    Altera于2008年第二季度推出Stratix® IV和HardCopy® IV器件系列標志著(zhù)世界上首款40-nm FPGA和業(yè)界唯一
    40-nm ASIC 無(wú)風(fēng)險移植途徑的誕生。Altera 通過(guò)三年周密的規劃和
  • 關(guān)鍵字: 40  nm  工藝  定制    

三相電動(dòng)機編程控制解決方案(05-100)

  •   通過(guò)變頻技術(shù)和脈寬調制技術(shù)對交流電動(dòng)機轉速和位置進(jìn)行數字控制是電動(dòng)機控制的發(fā)展趨勢,永磁式同步電動(dòng)機(PMSM)具有結構簡(jiǎn)單、體積小、易于控制、性能優(yōu)良等優(yōu)點(diǎn)。用單片機對電動(dòng)機進(jìn)行數字控制是實(shí)現電動(dòng)機數字控制的最常用的手段。
  • 關(guān)鍵字: Renesas  MC16C/28  無(wú)位置傳感器型  

Altera發(fā)布業(yè)界首款40-nm FPGA和HardCopy ASIC

  • ?  為幫助設計人員提高集成度,進(jìn)一步創(chuàng )新,Altera公司今天發(fā)布了業(yè)界的首款40-nm FPGA和HardCopy? ASIC。Stratix? IV FPGA和HardCopy IV ASIC都提供收發(fā)器,在密度、性能和低功耗上遙遙領(lǐng)先。Stratix IV系列有680K邏輯單元(LE),比Altera的Stratix III系列高2倍,是目前市場(chǎng)上密度最大的FPGA。HardCopy IV ASIC系列在密度上和Stratix IV器件等價(jià),具有1330萬(wàn)邏輯門(mén)。Alte
  • 關(guān)鍵字: Altera  40-nm FPGA   ASIC  

ENC28J60在嵌入式系統接口上的設計與實(shí)現

  • 文章首先介紹了uC/OS-II在A(yíng)RM上的移植。在此基礎上,根據以太網(wǎng)控制器ENC28J60的特點(diǎn),設計了該系統的硬件結構。
  • 關(guān)鍵字: ENC  28J  J60  28    

基于A(yíng)Tmegal28控制器和CH375接口的高速數據采集系

  • 介紹了一種基于USB接口的高速數據采集系統的設計與實(shí)現。該系統采用AVR單片機ATmegal28作為主控制器,通過(guò)基于CH375的USB接口實(shí)現數據傳輸。
  • 關(guān)鍵字: ATmegal  375  28  CH    

安華高科技推出采用65 nm CMOS工藝的SerDes

  • Avago Technologies(安華高科技)宣布,已經(jīng)在65納米(nm) CMOS工藝技術(shù)上取得17 Gbps SerDes(串行/解串)的高性能輸出。持續其在嵌入式SerDes技術(shù)的領(lǐng)導地位,Avago最新一代的工藝技術(shù)能夠節省高達25%的功耗和空間。擁有接近4,500萬(wàn)通道數的SerDes總出貨量,Avago在提供可靠高性能知識產(chǎn)權(IP)上擁有輝煌穩定的紀錄,現在更以65 nm工藝上經(jīng)驗證的17 Gbps SerDes性能將
  • 關(guān)鍵字: 嵌入式系統  單片機  安華高科技  65  nm  CMOS  嵌入式  

瑞薩科技開(kāi)發(fā)出90 nm工藝SuperH系列SH72546RFCC微控制器

  • 瑞薩科技公司宣布,開(kāi)發(fā)出32位SuperH™*1 系列SH72546RFCC,這是業(yè)界第一個(gè)采用90 nm(納米)工藝并帶有片上閃存的微控制器,可用于汽車(chē)引擎、傳輸等控制程序的開(kāi)發(fā)。樣品將從2007年10月開(kāi)始在日本交付。 SH72546RFCC可在汽車(chē)應用所需的125℃的高溫工作環(huán)境下實(shí)現200 MHz的業(yè)界最高運行速度。此外,它還采用了業(yè)界最大的片上閃存容量,可以實(shí)現領(lǐng)先的高精度的控制。 SH72546RFCC適用于控制程序開(kāi)發(fā),2008年瑞薩科技將根據SH7
  • 關(guān)鍵字: 工業(yè)控制  瑞薩科技  90  nm  SuperH  工業(yè)控制  
共27條 2/2 « 1 2

28-nm介紹

您好,目前還沒(méi)有人創(chuàng )建詞條28-nm!
歡迎您創(chuàng )建該詞條,闡述對28-nm的理解,并與今后在此搜索28-nm的朋友們分享。    創(chuàng )建詞條

熱門(mén)主題

28-nm    樹(shù)莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì )員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>