<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>
首頁(yè)  資訊  商機   下載  拆解   高校  招聘   雜志  會(huì )展  EETV  百科   問(wèn)答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁(yè) >> 主題列表 >> 開(kāi)發(fā)

基于Nios II的雙網(wǎng)傳真機系統的研究與開(kāi)發(fā)

  • 基于Nios II的雙網(wǎng)傳真機系統的研究與開(kāi)發(fā),基于Nios-II設計和實(shí)現了支持PSTN網(wǎng)絡(luò )、Internet網(wǎng)絡(luò )的雙網(wǎng)傳真機系統,利用FPGA實(shí)現了傳真機系統的多個(gè)電路模塊,包括A/D采樣控制邏輯、二值化圖像處理模塊、MH編碼模塊、MH譯碼模塊和CIS掃描、TPH打印、電機控制模塊?;讦藽/OS-II、Niche TCP/IP實(shí)現了T30協(xié)議通信、非實(shí)時(shí)網(wǎng)絡(luò )傳真通信、Tiff文件創(chuàng )建、Tiff文件解析模塊。使用Altera Cyclone EP1C20開(kāi)發(fā)板實(shí)現和驗證了整機系統,經(jīng)過(guò)軟硬件聯(lián)調,達到
  • 關(guān)鍵字: 系統  研究  開(kāi)發(fā)  傳真機  雙網(wǎng)  Nios  II  基于  編解碼器  

怎樣將Android移植到FS2410開(kāi)發(fā)板上

  • 怎樣將Android移植到FS2410開(kāi)發(fā)板上,一、目前進(jìn)展
    1.Android已經(jīng)可以通過(guò)NFS在FS2410開(kāi)發(fā)板上運行二、目前缺陷
    1.觸摸屏沒(méi)有校準
    2.Android中時(shí)鐘停止,結束zygote進(jìn)程,系統重啟,時(shí)鐘更新,但再次停止不動(dòng)
    3.串口無(wú)法與GPRS模塊通訊三、移植步
  • 關(guān)鍵字: 開(kāi)發(fā)  FS2410  移植  Android  怎樣  

搭建Xilinx FPGA開(kāi)發(fā)環(huán)境的方法

  • 搭建Xilinx FPGA開(kāi)發(fā)環(huán)境的方法,一、計算機硬件環(huán)境要求:
    1、操作系統:
    Microsoft Windows XP Home Edition SP2
    2、基本配置:
    A、處理器:Intel CPU T2050 1.6GHz
    B、內存:512MB
    C、硬盤(pán):60GB(其中軟件安裝的空問(wèn)需要3GB)補充
  • 關(guān)鍵字: 環(huán)境  方法  開(kāi)發(fā)  FPGA  Xilinx  搭建  

如何在20分鐘內建立一個(gè)NIOS II開(kāi)發(fā)環(huán)境

  • 如何在20分鐘內建立一個(gè)NIOS II開(kāi)發(fā)環(huán)境,一、 軟件安裝
    1. 首先,安裝NIOS II 開(kāi)發(fā)包。采用虛擬光驅軟件,如DAEMON 等將NIOS II V1.0 BUILD316E.ISO 文件映射到虛擬光驅上;
    點(diǎn)擊光驅圖標,會(huì )自動(dòng)運行安裝程序

    選擇第一個(gè)選項,Install;
    選擇 Next
  • 關(guān)鍵字: II  開(kāi)發(fā)  環(huán)境  NIOS  一個(gè)  分鐘  建立  如何  

基于Fution模數混合FPGA芯片的心電儀片上系統開(kāi)發(fā)

  • 利用Actel公司的基于Flash構架的模數混合型Fusion系列FPGA芯片,設計了一款低功耗片上的心電監護儀采集顯示系統。結合Fusion系列的FPGA芯片的各種資源,實(shí)現了心電采集預處理模塊、數據的處理和顯示模塊的系統集成,完整地形成了片上系統。
  • 關(guān)鍵字: 心電  系統  開(kāi)發(fā)  芯片  FPGA  Fution  模數  混合  基于  數字信號  

基于Spartan-6 FPGA的SP605開(kāi)發(fā)板解決文案

  • 基于Spartan-6 FPGA的SP605開(kāi)發(fā)板解決文案,Spartan-6 FPGA是目標設計平臺,提供集成的軟件和硬件,有利于設計集中力量進(jìn)行新產(chǎn)品創(chuàng )新. Spartan-6 FPGA包括LX 和LXT等13個(gè)系列, 邏輯單元從3,840 到147,443, 而功耗比以前的Spartan降低一半.Spartan-6采用45nm低功
  • 關(guān)鍵字: 解決  文案  開(kāi)發(fā)  SP605  Spartan-6  FPGA  基于  

基于MPC5125設計的開(kāi)發(fā)評估方案

  • MPC5125是集成了高性能e300 Power架構CPU核的32位MCU,工作頻率高達400MHz,具有顯示器接口單元(DIU),DDR1,DDR2,低功耗移動(dòng)DDR(LPDDR)以及1.8V/3.3V格SDR DRAM存儲器控制器,32KB SRAM,USB 2.0 OTG控制器等,主要用在現
  • 關(guān)鍵字: 評估  方案  開(kāi)發(fā)  設計  MPC5125  基于  

基于STM8L15xxx設計的超低功耗8位MCU開(kāi)發(fā)方案

  • 基于STM8L15xxx設計的超低功耗8位MCU開(kāi)發(fā)方案,STM8L15xxx是超低功耗8位MCU系列,采用先進(jìn)的STM8內核,動(dòng)態(tài)功耗為192 μA/MHZ,16MHz CPU時(shí)鐘的性能高達16 MIPS, 工作電壓從1.8 V 到3.6 V (低至1.65 V ),多達32KB嵌入閃存程序存儲器,主要用在醫療和手提設備,PC外設,游
  • 關(guān)鍵字: MCU  開(kāi)發(fā)  方案  8位  功耗  STM8L15xxx  設計  超低  基于  

微控制器的開(kāi)發(fā)方案

  • 微控制器開(kāi)發(fā)團隊與編譯器開(kāi)發(fā)人員的合作成果是生成的代碼效率更高,性能更好。本文介紹的是為了使ATMEL AVR微控制器系列更適合C編譯器,開(kāi)發(fā)者在編譯器開(kāi)發(fā)階段對微控制器架構和指令集所進(jìn)行的調整。AVR架構的核心是
  • 關(guān)鍵字: 方案  開(kāi)發(fā)  控制器  

以智能型混合信號FPGA開(kāi)發(fā)真正符合需求的系統

  • 以智能型混合信號FPGA開(kāi)發(fā)真正符合需求的系統,要實(shí)現能夠將所有重要功能集成在單一器件的設計理由很簡(jiǎn)單,因為這樣就能將材料成本、部件庫存及電路板面積減至最低。另外,相較于多芯片解決方案,單芯片方案的功耗也較低,同時(shí)也有助于提高對知識產(chǎn)權的保護。如果
  • 關(guān)鍵字: 符合  需求  系統  真正  開(kāi)發(fā)  混合  信號  FPGA  智能型  

適于底層協(xié)議棧開(kāi)發(fā)的數據采集與仿真系統

  • 針對數字通信系統中底層協(xié)議棧開(kāi)發(fā)過(guò)程中處理數據量大,出現問(wèn)題不易再現、難于追蹤的問(wèn)題,設計了一種專(zhuān)門(mén)用于底層協(xié)議棧開(kāi)發(fā)的高速數據采集、仿真系統。系統采用USB總線(xiàn)作為高速數據通路,使用FPGA進(jìn)行格式轉換及數據緩沖。論述了仿真系統的工作原理和系統框架,分析了數據轉換、解析的流程,給出了系統仿真的一般模式。
  • 關(guān)鍵字: 仿真  系統  數據采集  開(kāi)發(fā)  底層  協(xié)議  適于  數字信號  

Virtex-6 FPGA ML605開(kāi)發(fā)評估技術(shù)方案

  • Virtex-6 FPGA ML605開(kāi)發(fā)評估技術(shù)方案,Virtex-6 FPGA適合用有線(xiàn)通信,無(wú)線(xiàn)基礎設備和廣播設備等領(lǐng)域.本文介紹了Virtex-6 FPGA主要特性,以及骨干網(wǎng)OTU-4成幀與EFEC框圖, LTE 2x2無(wú)線(xiàn)電設計框圖和支持SD/HD/3G-SDI接口的新一代交換框圖, Virtex®-6 FPGA
  • 關(guān)鍵字: 技術(shù)  方案  評估  開(kāi)發(fā)  FPGA  ML605  Virtex-6  

以智能型混合信號FPGA開(kāi)發(fā)真正符合需求的系統

  • 要實(shí)現能夠將所有重要功能集成在單一器件的設計理由很簡(jiǎn)單,因為這樣就能將材料成本、部件庫存及電路板面積減至最低。另外,相較于多芯片解決方案,單芯片方案的功耗也較低,同時(shí)也有助于提高對知識產(chǎn)權的保護。如果一項設計功能的精髓能夠深植于單一芯片上,將會(huì )大大增加第三方取得這項設計的困難度。
  • 關(guān)鍵字: 符合  需求  系統  真正  開(kāi)發(fā)  混合  信號  FPGA  智能型  數字信號  

與編譯器開(kāi)發(fā)商密切合作優(yōu)化微控制器開(kāi)發(fā)

軟PLC編譯系統的開(kāi)發(fā)與實(shí)現

  •  摘要:為了配合在PC機上運行的軟PLC編輯開(kāi)發(fā)系統,使PC機完成相應的控制功能,設計和開(kāi)發(fā)了軟PLC編譯系統。本文簡(jiǎn)述了軟PLC編譯系統的組成以及軟PLC梯形圖和指令表的遍歷算法,介紹了軟PLC梯形圖與指令表程序相互轉
  • 關(guān)鍵字: 實(shí)現  開(kāi)發(fā)  系統  編譯  PLC  
共453條 19/31 |‹ « 17 18 19 20 21 22 23 24 25 26 » ›|

開(kāi)發(fā)介紹

您好,目前還沒(méi)有人創(chuàng )建詞條開(kāi)發(fā)!
歡迎您創(chuàng )建該詞條,闡述對開(kāi)發(fā)的理解,并與今后在此搜索開(kāi)發(fā)的朋友們分享。    創(chuàng )建詞條
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì )員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>