<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>
首頁(yè)  資訊  商機   下載  拆解   高校  招聘   雜志  會(huì )展  EETV  百科   問(wèn)答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁(yè) >> 主題列表 >>  altera

FPGA雙雄策略變 圈地為王發(fā)揮能量

  •   在FGPA戰場(chǎng)上,眾所皆知的頭號兩大對手就是Altera與Xilinx。一般認為這兩對手會(huì )在同一個(gè)戰場(chǎng)上爭個(gè)你死我活,然而經(jīng)過(guò)多年的鏖戰,兩廠(chǎng)商已經(jīng)從過(guò)去積極的正面廝殺對決,改而轉向較為保守的畫(huà)地為王,以既有優(yōu)勢為基礎,固守疆域,進(jìn)而轉化為更大的研發(fā)能量。    ?   據了解,Xilinx在既有的28奈米FPGA市場(chǎng)已經(jīng)打下穩定基礎,而目前xilinx也不側重在更先進(jìn)製程上與對手爭個(gè)你死我活,反倒是穩扎穩打固守疆土,選擇將FPGA的可程式化優(yōu)勢發(fā)揮到極致。Xilinx認為,可程式
  • 關(guān)鍵字: Altera  FPGA  

Mouser和Altera簽署全球分銷(xiāo)協(xié)議

  • 半導體與電子元器件業(yè)頂尖工程設計資源與全球分銷(xiāo)商Mouser Electronics宣布與領(lǐng)先且杰出的可編程邏輯集成電路全球供應商Altera Corporation (NASDAQ: ALTR)簽署全球分銷(xiāo)協(xié)議。根據此協(xié)議,Mouser成為Altera FPGA、CPLD、開(kāi)發(fā)工具、知識產(chǎn)權內核和開(kāi)發(fā)工具包的全球授權分銷(xiāo)商。
  • 關(guān)鍵字: Mouser  Altera  嵌入式  

Altera宣布開(kāi)始提供Cyclone V SoC開(kāi)發(fā)套件

  • Altera公司(NASDAQ: ALTR)日前宣布,開(kāi)始提供Cyclone? V SoC開(kāi)發(fā)套件,這一開(kāi)發(fā)平臺加速了硬件和軟件開(kāi)發(fā)人員的嵌入式系統設計開(kāi)發(fā)。這一套件是與ARM合作開(kāi)發(fā)的,安裝了最近發(fā)布的ARM? Development Studio 5 (DS-5?) Altera?版工具包軟件,這是業(yè)界唯一的FPGA自適應調試軟件,支持設計人員同時(shí)查看器件的處理器和FPGA部分。
  • 關(guān)鍵字: Altera  ARM  FPGA  嵌入式  

Altera與臺積在55納米嵌入式閃存工藝技術(shù)領(lǐng)域展開(kāi)合作

  • Altera公司 (NASDAQ: ALTR)與臺積公司日前共同宣布在55納米嵌入式閃存 (EmbFlash) 工藝技術(shù)上展開(kāi)合作,Altera公司將采用臺積公司的55納米前沿嵌入式閃存工藝技術(shù)生產(chǎn)可程序器件,廣泛支持汽車(chē)及工業(yè)等各類(lèi)市場(chǎng)的多種低功耗、大批量應用。
  • 關(guān)鍵字: Altera  臺積  嵌入式  

Altera展示業(yè)界第一款QPI 1.1 FPGA本地代理

  •   Altera公司在業(yè)界首次展示Intel QuickPath互聯(lián)(QPI)協(xié)議1.1支持的FPGA本地代理(Home Agent)。與Intel的Sandy Bridge XEON處理器相連接,這一演示在Pactron Vigor開(kāi)發(fā)平臺上采用了Altera® Stratix® V FPGA,它被配置為本地代理,并同時(shí)支持高速緩存代理(Caching Agent)和本地代理。這一解決方案非常適合低延時(shí)信號處理、數據包處理和嵌入式應用設計,例如,高頻度交易和大數據,與傳統CPU配置相比,
  • 關(guān)鍵字: Altera  FPGA  Pactron Vigor  

Altera展示業(yè)界首款20nm制程的32-Gbps收發(fā)器

  • Altera展出了業(yè)界首款具有32-Gbps收發(fā)器功能的可編程器件,在收發(fā)器技術(shù)上樹(shù)立了另一關(guān)鍵里程碑。此次展示使用了基于TSMC 20SoC工藝技術(shù)的20 nm器件,該成果證實(shí)了20nm硅片的性能,同時(shí)也向500多位Altera早期使用計劃的客戶(hù)提供了積極的進(jìn)度標志——這些客戶(hù)正期待著(zhù)在其高性能需求、以帶寬為中心的應用開(kāi)發(fā)中使用下一代Altera器件。
  • 關(guān)鍵字: Altera  FPGA  收發(fā)器  

基于A(yíng)ltera浮點(diǎn)IP核實(shí)現浮點(diǎn)矩陣相乘運算的改進(jìn)設

  • 嵌入式計算作為新一代計算系統的高效運行方式,應用于多個(gè)高性能領(lǐng)域,如陣列信號處理、核武器模擬、計算流體動(dòng)力學(xué)等。在這些科學(xué)計算中,需要大量的浮點(diǎn)矩陣運算。而目前已實(shí)現的浮點(diǎn)矩陣運算是直接使用VHDL語(yǔ)言編
  • 關(guān)鍵字: Altera  浮點(diǎn)  IP核  點(diǎn)矩陣    

基于A(yíng)ltera MegaCore實(shí)現FFT的方法

  • 0 引 言FFT(快速傅里葉變換)是計算離散傅里葉變換(DFT)的高效算法,它把計算N 點(diǎn)DFT 的乘法運算量從N2 次下降到N/2log2N 次。FFT 的出現對數字信號處理的發(fā)展起著(zhù)至關(guān)重要的作用,它可應用于傅里葉變換所能涉及的任何
  • 關(guān)鍵字: MegaCore  Altera  FFT  方法    

采用Intel代工,Altera于14nm先下一城

  •   2010年,Intel發(fā)布了其第一代22nm三柵極技術(shù),這無(wú)疑是半導體工藝的一個(gè)突破性進(jìn)展。最近,Altera宣布將采用Intel的第二代14 nm三柵極技術(shù)開(kāi)發(fā)下一代高性能FPGA,同時(shí)也將繼續與TSMC保持長(cháng)期合作。這一消息也無(wú)疑成了最近業(yè)界的重磅話(huà)題之一。 為什么采用Intel的14nm三柵極技術(shù)?   Altera公司國際市場(chǎng)部總監李儉先生將這個(gè)問(wèn)題拆分為兩個(gè)層面,第一個(gè)層面是為什么要采用三柵極技術(shù),第二個(gè)層面是為什么要采用Intel的技術(shù)。   三柵極技術(shù)能夠從三方面帶來(lái)技術(shù)突破:第一
  • 關(guān)鍵字: Altera  Intel  14nm  三柵極  

Altera副總裁:“14nm工藝FPGA的代工只委托英特爾”

  •   美國阿爾特拉(Altera)于2013年2月25日宣布,決定把14nm工藝FPGA的生產(chǎn)委托給美國英特爾(參閱本站報道)。3月1日,阿爾特拉產(chǎn)品和企業(yè)營(yíng)銷(xiāo)及技術(shù)服務(wù)副總裁Vince Hu在東京通過(guò)電話(huà)會(huì )議系統,向新聞媒體介紹了該制造委托協(xié)議。   Vince Hu說(shuō),阿爾特拉之所以選擇英特爾作為14nm工藝代工企業(yè),是因為英特爾在立體晶體管(FinFET)技術(shù)方面的量產(chǎn)業(yè)績(jì)獲得好評。英特爾在業(yè)界率先在22nm工藝上采用了FinFET(該公司稱(chēng)為T(mén)ri-Gate),阿爾特拉表示,采用該技術(shù)制造的微處理
  • 關(guān)鍵字: Altera  14nm  FPGA  

采用低成本FPGA構建IP監視攝像系統

  • 圖1所示為IP監視攝像機參考設計的頂層結構圖和硬件,它主要面向新一代HD(>1MP)WDR傳感器。IP監視攝像機參考設計結合了Altera以及多家合作伙伴的硬件和軟件知識產(chǎn)權。
  • 關(guān)鍵字: Altera  監視攝像機  傳感器  

Altera采用Intel的14nm三柵極技術(shù)開(kāi)發(fā)下一代高性能FPGA

  • Altera公司和Intel公司日前宣布,雙方已經(jīng)達成協(xié)議,未來(lái)將采用Intel的14 nm三柵極晶體管技術(shù)制造Altera FPGA。這些下一代產(chǎn)品主要面向軍事、固網(wǎng)通信、云網(wǎng)絡(luò )以及計算和存儲應用等超高性能系統,將突破目前其他技術(shù)無(wú)法解決的性能和功效瓶頸問(wèn)題。
  • 關(guān)鍵字: Altera  Intel  FPGA  

Altera為智能電網(wǎng)自動(dòng)化設備推出基于FPGA的HSR/PRP參考設計

  • Altera公司(NASDAQ: ALTR)日前發(fā)布面向智能電網(wǎng)子站自動(dòng)化設備的高可用性無(wú)縫冗余(HSR)和并行冗余協(xié)議(PRP)參考設計,進(jìn)一步擴展了智能能源系統基于FPGA的解決方案。
  • 關(guān)鍵字: Altera  FPGA  以太網(wǎng)  

Altera:發(fā)售其首款SoC,和ARM合作DS-5工具包

Altera向JDSU發(fā)售Stratix V GT FPGA

  • Altera公司 (Nasdaq: ALTR)日前宣布,向JDSU發(fā)售Stratix? V GT FPGA,以支持其下一代光網(wǎng)絡(luò )測試儀(ONT)解決方案的量產(chǎn)。JDSU是通信行業(yè)光產(chǎn)品以及測試測量解決方案的領(lǐng)先供應商,在其ONT-600系列中采用了Altera的高端28 nm FPGA,以實(shí)現第一個(gè)面向CFP2 100G光傳送網(wǎng)(OTN)環(huán)境的測試解決方案。
  • 關(guān)鍵字: Altera  FPGA  Stratix   
共576條 17/39 |‹ « 15 16 17 18 19 20 21 22 23 24 » ›|
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì )員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>