Actel宣布Libero增添重要功能
——
Actel工具市場(chǎng)部高級經(jīng)理Michael Mertz稱(chēng):“Libero 6.3 IDE結合業(yè)界最佳的第三方EDA工具和Actel的專(zhuān)有設計工具,延續了Actel以多功能工具套件提供無(wú)與倫比的價(jià)值的傳統。通過(guò)提升Libero來(lái)支持軟ARM7系列處理器的實(shí)施,我們可讓更多FPGA設計人員享用這種先進(jìn)的微處理器技術(shù)。而且,透過(guò)將先前的人手作業(yè)自動(dòng)化,并提供獨特的時(shí)序分析功能,FPGA設計人員更可迅速獲得最佳成果?!?
經(jīng)優(yōu)化以支持CoreMP7
Libero 6.3提供先進(jìn)的塊級方法,讓設計人員圍繞CoreMP7聚集IP,并以可預測的時(shí)序和驗證操作,將其映射在A(yíng)ctel的ProASIC3/E FPGA結構中。Libero 6.3緊密集成了來(lái)自Magma Design Automation、Mentor Graphics和Synplicity的業(yè)界領(lǐng)先的第三方工具,使到集成了CoreMP7的設計可實(shí)現無(wú)縫的綜合、驗證和物理綜合。Synplicity和Magma Design Automation的綜合和物理綜合工具中均有先進(jìn)的黑盒子支持功能,能夠實(shí)現安全的設計流程,而Actel專(zhuān)有的工具則提供現代化的加密技術(shù),保護具價(jià)值的ARM7 IP免遭非法存取。Actel的工具還提供所需的時(shí)序分析和布局功能,以簡(jiǎn)化和加速采用CoreMP7的系統設計。
與以SRAM為基礎的器件不同,Actel難以侵入的Flash架構和功能強大的加密技術(shù)能保護ARM7和用戶(hù)IP免受反向工程或盜竊的問(wèn)題影響,有助于保護公司的競爭優(yōu)勢及開(kāi)發(fā)投資。Libero 6.3為Actel器件提供獨特的端對端安全流程,容許首個(gè)以ARM處理器為基礎的技術(shù)能在可編程邏輯上作為軟IP內核實(shí)施。結果,設計人員能夠為各種以?xún)r(jià)值為基礎的消費電子、工業(yè)、汽車(chē)和高可靠性應用等,構建別具成本經(jīng)濟的解決方案。
先進(jìn)功能和新器件支持
Libero 6.3提供增強的時(shí)序和布局功能,能促進(jìn)更佳的設計實(shí)施和提高設計人員效率。Actel領(lǐng)先業(yè)界的SmartTime時(shí)序分析環(huán)境現具有“強化的最小延遲” (Enhanced_Min_Delay, EMD) 功能,這個(gè)全面的工序首次將精確的保持時(shí)間分析功能引進(jìn)于FPGA設計領(lǐng)域中。EMD能省去實(shí)現最小延遲的過(guò)度保守操作,以改進(jìn)系統設計的時(shí)序收斂。這種顯著(zhù)的性能提升以獨特方式為SmartTime用戶(hù)帶來(lái)優(yōu)勢,通過(guò)更全面的方法來(lái)驗證內部和芯片至芯片級別的設置和保持時(shí)序。
Libero 6.3還采用先進(jìn)的匹配算法,自動(dòng)進(jìn)行I/O電壓分配,緩解以處理器為基礎復雜設計的耗時(shí)工序,來(lái)優(yōu)化I/O配置。這種新的I/O庫分配器在布局過(guò)程中,可以自動(dòng)將VCCI電壓和VREF引腳分配至合適的未獲分配的I/O中。將這種先前以人手完成的過(guò)程自動(dòng)化,可以簡(jiǎn)化FPGA設計,尤其是包含多達80個(gè)不同種類(lèi)I/O的復雜器件。
此外,Libero 6.3還提供所需的工具,針對采用Actel全新RTAX4000S器件的新一代高可靠性太空設計進(jìn)行定標、布局和驗證操作。RTAX4000S具有400萬(wàn)個(gè)系統門(mén),是業(yè)界最高密度的耐輻射FPGA。
關(guān)于Libero集成設計環(huán)境
Actel的Libero 6.3 IDE集成了來(lái)自EDA伙伴最卓越先進(jìn)的設計工具,包括Magma、Mentor Graphics、SynaptiCAD和Synplicity等各大EDA公司,以及由Actel定制開(kāi)發(fā)的工具,集成至單一FPGA開(kāi)發(fā)套裝中。Libero工具套裝支持混合模式設計輸入,讓設計人員可選擇在設計中將高級VHDL或Verilog HDL語(yǔ)言模塊與原理圖模塊混合起來(lái)。
評論