基于DSP的數字助聽(tīng)器開(kāi)拓
3.2 基于DSP的數字助聽(tīng)器組成與功能
本文引用地址:http://dyxdggzs.com/article/82756.htm基于DSP的助聽(tīng)器能夠實(shí)現軟件控制功能的擴展,從而包括頻率整形、反饋抑制、噪聲抑制、雙耳處理、耳廓和耳道濾波、混響抑制并備有用于接收來(lái)自數字電話(huà)、電視機或其他音頻設備的直接數字輸入的接口。
可編程DSP還意味著(zhù)無(wú)需改變硬件即可對助聽(tīng)器的算法及特性進(jìn)行客戶(hù)化設計或變更。助聽(tīng)器從業(yè)人員可以采用可行的算法來(lái)進(jìn)行近乎實(shí)時(shí)的成本效益型試驗。甚至還有可能具備可由用戶(hù)選擇的程序,以便在惡劣的聆聽(tīng)場(chǎng)合切換到精細處理的聲音,或在安靜環(huán)境下切換回傳統的、失真較低的聲音。
3.3 DSP的數字助聽(tīng)器組成與技術(shù)支持
圖1 基于DSP的數字助聽(tīng)器組成框圖
DSP的數字助聽(tīng)器組成方框如圖1所示,它顯示出基于DSP的數字助聽(tīng)器的組成要素。一個(gè)典型的數字助聽(tīng)器由三個(gè)彼此堆疊的半導體硅片所組成:即EEPROM或非易失性存儲器、數字器件和模擬器件。近期技術(shù)的發(fā)展使得這些模塊可被集成到兩塊甚至一塊半導體硅片中。由于電池電壓的范圍在7.35V-0.9V之間,因此這些器件的工作電壓被設計為0.9V。有些實(shí)現方案采用了電源管理來(lái)對電池電壓實(shí)施監控,當電池電量低時(shí)則向用戶(hù)報警,并在電池電壓降得過(guò)低時(shí)緩慢關(guān)閉系統。模擬器件通常包括∑△型模擬-數字轉換器(ADC)、具有壓縮輸入限制功能的傳聲器前置放大器、遙控數字解碼器、時(shí)鐘振蕩器以及穩壓器。∑△型ADC的典型頻率范圍為20kHz,分辨率為16位(線(xiàn)性分辨率為14位)。數字器件則包括DSP、邏輯支持功能、程序接口以及輸出級。輸出級通常是全數字式的,采用脈寬調制(PWM)輸出和D類(lèi)放大器,并運用揚聲器阻抗來(lái)執行模擬—數字轉換。
基于DSP助聽(tīng)器的技術(shù)支持-高功效數字信號處理器TMS320C5402 定點(diǎn)DSP芯片的應用
圖2所示為高功效數字信號處理器DSP芯片內部組成框圖。TMS320C5402 DSP提供了延長(cháng)數字助聽(tīng)器電池使用壽命所需的高功效。在160MHz頻率條件下,該處理器提供了具有高度并行性的算術(shù)邏輯單元(ALU)、專(zhuān)用硬件邏輯電路、片上存儲器和附加的片上外圍元件。該DSP的運算靈活性及速度基于一個(gè)專(zhuān)用性的指令集。之所以應用TMS320C5402 定點(diǎn)DSP芯片,是因它具有如下特點(diǎn):
具有三個(gè)分離的16位數據存儲器總線(xiàn)和一個(gè)程序存儲器總線(xiàn)高級多總線(xiàn)架構;40位ALU(算術(shù)及邏輯單元);可用于Viterbi運算符的求和/比較選擇的比較、選擇和存儲(CSSU);可用于8M×16位最大可尋址外部程序空間的擴展尋址模式;由由兩個(gè)8K×l6位片上雙存取程序/數據RAM功能塊所組成的16X16位片上RAM;用于程序代碼的單指令重復和功能塊重復;是條件存儲指令;其片上外圍元件分別有軟件可編程等待狀態(tài)發(fā)生器和存儲切換、具有內部振蕩器或外部時(shí)鐘脈沖源的片上可編程鎖相環(huán)(PLL鐘發(fā)生器、一個(gè)16位定時(shí)器、6通道直接存儲器存取(DMA)控制器、三個(gè)多通道緩沖串行端口(McBSP)、8/16位增強型并行主機/端口接口(HPl8/16);用戶(hù)可以自已配置IDLE休閑域(即可采用IDLEl、IDLE2和IDLE3指令進(jìn)行功耗控制);可用于使CLKOUT失效的CLKOUT關(guān)斷控制;封裝型式為144引腳BGA和144引腳方形扁平封裝(LQFP)
4、結束語(yǔ)
應說(shuō)現有的模擬助聽(tīng)器和數字助聽(tīng)器的功耗大致相等。模擬器件的總消耗電流約為0.7mA~1.0mA,而數字器件則為0.5mA-0.7mA??商峁┘s30-65mAh并具有50pA自放電電流的1.35V鋅-空氣電池為該系統供電。電池耗盡時(shí)的電壓約為0.9V。但是,由于數字助聽(tīng)器的處理量不斷增加,因此將數字助聽(tīng)器優(yōu)異特性是模擬助聽(tīng)器無(wú)法達到的,它將被市埸所認同并逐一成為計據新趨勢。
評論