Xilinx為加速SFI-5應用推出硬件驗證解決方案
賽靈思推出用于光學(xué)互連論壇(OIF) SERDES成幀器第5級接口(SFI-5)標準的免費硬件驗證參考設計和第三方IP。SFI-5接口用于光學(xué)傳輸設備和網(wǎng)絡(luò )處理系統之間的通信?;?a class="contentlabel" href="http://dyxdggzs.com/news/listbylabel/label/賽靈思">賽靈思65nm Virtex(TM)-5 LX330T FPGA,這一參考設計可加快需要40Gbps載荷速率的有線(xiàn)網(wǎng)絡(luò )系統的開(kāi)發(fā),能夠為光學(xué)交叉連接、光纖光學(xué)端接和轉發(fā)器、40G復用器以及測試設備等系統中使用OC768/STM256和OTN OTU-3 等傳輸接口的應用提供支持。
本文引用地址:http://dyxdggzs.com/article/80332.htm該參考設計已經(jīng)在賽靈思ML525評估平臺上完成了硬件驗證,并且建立了信號失真、溫度、工藝和電壓波動(dòng)等方面的參數,從而可以保證接口是可靠的,完全符合OIF SFI-5標準。采用業(yè)界功耗最低的收發(fā)器(每對發(fā)射器/接收器功耗均小于100mW),這一基于Virtex-5 LXT FPGA的參考設計采用了17個(gè)收發(fā)器,其中16個(gè)用于數據傳輸,另一個(gè)用于校準。
“網(wǎng)絡(luò )設備正在快速走向40G載荷速率,其中SFI-5為光學(xué)收發(fā)器提供了芯片至芯片接口。”賽靈思公司平臺解決方案高級營(yíng)銷(xiāo)經(jīng)理Anil Telikepalli說(shuō),“對于實(shí)現SFI-5物理層以及前向糾錯和成幀器等附加邏輯模塊來(lái)說(shuō),Virtex-5 LXT FPGA平臺非常理想。經(jīng)硬件驗證的SFI-5參考設計充分利用了業(yè)界內置低功耗收發(fā)器并唯一進(jìn)行量產(chǎn)的65nm FPGA器件,在接收器端提供了更富裕的去失真余量,能夠在變化的系統情況下持續工作。”
賽靈思聯(lián)盟計劃合作伙伴Avalon MICroelectronics公司為40Gbps 應用提供的IP產(chǎn)品可為有線(xiàn)網(wǎng)絡(luò )設計人員的40G系統設計提供更多基于Virtex-5 LXT FPGA的解決方案。這些40Gbps 應用IP產(chǎn)品包括符合SxI-5的SFI-5 物理層內核、40G SONET-768/SDH-256內核(支持POS)以及43G OTU-3(支持 G.709 FEC 或其它增強FEC)。如果希望了解更多信息,請訪(fǎng)問(wèn): http://www.avalonmicro.ca/products/index.php?Category=6.
價(jià)格和供貨情況
免費的SFI-5接口參考設計可從http://www.Xilinx.com/cn/spi_sfi下載。Virtex-5 LX330T FPGA現在即可供貨,ML525開(kāi)發(fā)板將于2008年5月開(kāi)始供貨。欲了解更多信息,請訪(fǎng)問(wèn)http://www.xilinx.com/cn/virtex5。
評論