<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 模擬技術(shù) > 設計應用 > 下一代的模擬和射頻設計驗證工具

下一代的模擬和射頻設計驗證工具

——
作者: 時(shí)間:2007-11-23 來(lái)源:電子設計應用 收藏

  目前最先進(jìn)的電路,正廣泛應用于消費電子產(chǎn)品、無(wú)線(xiàn)通訊設備、計算機和網(wǎng)絡(luò )設備的SoC中。它們帶來(lái)了一系列驗證方面的挑戰,而這些挑戰往往是傳統SPICE、FastSPICE和仿真軟件無(wú)法完全解決的。這些挑戰包括:多于10萬(wàn)個(gè)器件的設計復雜度、大于幾GHz的時(shí)鐘主頻、納米級的CMOS工藝技術(shù)、低功耗、工藝變化、非常明顯的非線(xiàn)性效應、極度復雜的噪聲環(huán)境以及無(wú)線(xiàn)/有線(xiàn)通訊協(xié)議的支持問(wèn)題。

  在現如今大多數傳統的電路仿真軟件開(kāi)發(fā)時(shí),這些挑戰都還沒(méi)有存在。在很多情況下,當今的電路在流片之前的驗證工作往往就是收斂性和精度的問(wèn)題?,F有的驗證流程并沒(méi)有很好地跟上設計復雜程度的變化,因此,對于全定制的/射頻子系統芯片來(lái)說(shuō),設計團隊往往需要花上幾周甚至幾個(gè)月的時(shí)間進(jìn)行驗證。設計者往往傾向于使用過(guò)于保守的設計方法,導致設計不夠完全優(yōu)化,增加了驗證時(shí)間。因此,模擬/射頻驗證技術(shù)的不足是導致這些芯片推遲量產(chǎn)的主要原因。

  傳統的SPICE模擬器不再能夠滿(mǎn)足要求。新的驗證工具要求SPICE提供高精度的噪聲分析、更快的驗證速度,以及增加的容量。Berkeley設計自動(dòng)化公司的精確電路分析工具展示了解決當今復雜驗證問(wèn)題的能力。本文將回顧面向消費、無(wú)線(xiàn)、計算機和網(wǎng)絡(luò )應用的SoC中的模擬/射頻驗證技術(shù)存在的問(wèn)題,并探討新技術(shù)如何能夠幫助領(lǐng)先的半導體公司顯著(zhù)降低產(chǎn)品驗證時(shí)間,從而迅速投入批量生產(chǎn)。

  模擬/射頻驗證

  遇到的巨大挑戰

  基于SPICE仿真的驗證流程對于小規模的模擬/射頻模塊來(lái)說(shuō)很有效。但是,由于SoC中要集成的模擬功能越來(lái)越多,同時(shí),便攜式無(wú)線(xiàn)以及消費設備市場(chǎng)中還在不斷涌現新的功能模塊,因此,模擬/射頻模塊的復雜度在高速增長(cháng)。傳統用于小型模擬/射頻模塊的驗證流程已經(jīng)不能有效地應用在那些復雜的大型模擬/射頻電路中。仿真往往需要幾天到幾周,在許多情況下,甚至無(wú)法收斂。

  模擬電路已從原來(lái)的上百個(gè)器件增長(cháng)到現在的10幾萬(wàn)個(gè)器件。設計現在分為多層次和多模塊,通常會(huì )將無(wú)源器件集成在相同的襯底上。因此,仿真器需要有對全電路進(jìn)行功能仿真的能力。目前,電路頻率從MHz提高到了數GHz。周期性分析成為許多高速模擬電路應用的一個(gè)重要要求。仿真器需要很好地處理瞬態(tài)和周期性分析,以更好地預測芯片實(shí)際的工作性能。

  另外,目前的射頻電路無(wú)一例外地轉向多工作頻率的方式,頻率之間的差別會(huì )達到幾個(gè)數量級,如集成了VCO(壓控振蕩器)、混頻器等的收發(fā)器芯片。仿真器必須能夠高效率地執行瞬態(tài)分析,以適應那些有多個(gè)工作頻率而且頻率之間差別很大的電路。

  工藝技術(shù)的不斷發(fā)展和演變是驗證問(wèn)題日益嚴重的另外一個(gè)原因。模擬和射頻電路從以前的微米級工藝(如雙極工藝)轉變?yōu)楝F在的CMOS納米級工藝。在納米級工藝中,圓片間和圓片內的工藝參數變化會(huì )極大地影響電路性能和良率。自動(dòng)校準技術(shù)能夠幫助解決這一問(wèn)題,但代價(jià)就是額外的設計復雜度和設計面積的增大。因此,對于中等規模的電路來(lái)說(shuō),仿真器需要具有SPICE的精確性和高性能,以進(jìn)行各種工藝角和蒙特卡洛分析。

  在這些高性能的復雜電路中,互連線(xiàn)和PCB板會(huì )顯著(zhù)影響電路在GHz頻率的工作表現,特別是在納米級的CMOS工藝下,影響更加明顯。寄生參數分析非常必要,用于找出敏感的模塊,并驗證其在周?chē)h(huán)境中的互連情況。因此,對于具有多模塊的電路來(lái)說(shuō),仿真器需要具有像SPICE那樣能夠在布局后進(jìn)行高效寄生參數提取的能力,同時(shí)也包括對PCB板布線(xiàn)的處理。

  最后,器件固有噪聲(如熱噪聲和閃爍噪聲)以及其它數字/模擬/射頻電路引起的外部噪聲已經(jīng)演變?yōu)橐浑A效應。器件的噪聲能顯著(zhù)影響重要的模擬和射頻電路模塊, 如ADC、VCO、PLL等。仿真器必須能夠提供精確的內部分析和外部分析,包括隨機噪聲源和確定噪聲源。

  目前電路仿真工具的局限

  目前來(lái)自設計團隊的主要抱怨是,對于那些復雜的模塊設計和全電路驗證來(lái)說(shuō),能夠很好地為小型模擬和射頻電路工作的傳統SPICE仿真流程已經(jīng)無(wú)法滿(mǎn)足要求。對于小模塊設計,設計師依靠晶體管級的SPICE仿真,能夠充分精確地驗證他們的小電路模塊。他們通常進(jìn)行電路仿真、布局后仿真、參數變化分析(工藝角和蒙特卡洛分析),還包括封裝電感和傳輸線(xiàn)效應分析、噪聲分析(確定的熱噪聲和閃爍噪聲)和射頻電路的周期性分析。這些仿真能夠保證電路的功能和性能,而且對于小模塊來(lái)說(shuō),能夠大大減少芯片不工作的風(fēng)險。

  但是,對于相對規模較大的設計來(lái)說(shuō),如果設計師想得到同樣充分精確的SPICE仿真,那將是一件無(wú)法完成的任務(wù)。用傳統的SPICE仿真器對大型模塊,如PLL或多通道DC-DC轉換器進(jìn)行瞬態(tài)分析,可能需要幾天或幾周。另外,在許多情況下,這些仿真器很難在直流靜態(tài)工作點(diǎn)獲得收斂。

  數字FastSPICE仿真器是大型數字電路設計的另外一個(gè)選擇,但它們不能解決模擬/射頻電路的驗證挑戰。FastSPICE仿真器往往利用簡(jiǎn)化的假定和估計來(lái)提高仿真速度,所需的代價(jià)就是要犧牲精確性。但很多時(shí)候,精確度對于模擬和射頻應用來(lái)說(shuō)是非常重要的。

  下一代模擬/射頻電路

  驗證工具

  Berkeley設計自動(dòng)化公司的精確電路分析(PCA)技術(shù)使電路設計師能夠快速分析和驗證問(wèn)題,這往往是利用其它工具所無(wú)法實(shí)現的。結合在應用數學(xué)和優(yōu)化數值分析上取得的研究成果,公司開(kāi)發(fā)了此項技術(shù)。該技術(shù)具有與SPICE相當的精確性、5倍~10倍的性能提升,以及優(yōu)異的直流和周期性穩態(tài)收斂特性。新工具無(wú)需針對特定的模塊進(jìn)行微調,而且和目前所有主流的SPICE仿真器、射頻仿真器,以及它們的設計環(huán)境兼容。此工具的有效性已經(jīng)被超過(guò)100個(gè)芯片的設計所證明,涉及的工藝流程從0.5mm到65nm。

  和數字FastSPICE仿真器不同,精確電路分析技術(shù)不做簡(jiǎn)化的假定或估計。它對原始電路最基本的器件方程進(jìn)行求解,其精確性甚至會(huì )超越SPICE仿真器。這意味著(zhù),它不需要仿真器在模塊級對電路進(jìn)行微調,因此在電路的每個(gè)節點(diǎn)上都能提供充分的精確性。每次仿真都是對電路性能的充分仿真。這項技術(shù)的重大突破在于解決了一系列新出現的驗證問(wèn)題。

  精確電路分析產(chǎn)品線(xiàn)主要包括以下3種工具:

  模擬FastSPICE:可提供SPICE級別的精確電路仿真,速度提升5倍~10倍,具有優(yōu)秀的直流靜態(tài)工作點(diǎn)收斂性能,并不需要仿真器對模塊進(jìn)行微調;

  射頻FastSPICE:可提供SPICE級別的精確電路周期性分析,速度提升5倍~10倍,具有優(yōu)越的周期穩態(tài)收斂性能和硅精確的振蕩噪聲分析;

  PLL噪聲分析器:隨機非線(xiàn)性引擎能提供快速的閉環(huán)整數N PLL噪聲分析,和實(shí)際芯片相比,精確度在~1dB以?xún)取?/P>

  模擬FastSPICE使用精確電路分析多速率瞬態(tài)引擎,和SPICE相比,它能提供魯棒性很強的直流靜態(tài)工作點(diǎn)收斂性能、SPICE級別的精確性和更快的速度。其應用領(lǐng)域包括任何要求SPICE級精確度的瞬態(tài)仿真。模擬FastSPICE已經(jīng)被大量電路設計所采用,包括802.11a/b/g收發(fā)器、??ADC、包括帶隙基準電壓源和偏置電路的自動(dòng)增益控制設計、高速I(mǎi)/O和數GHz的PLL,這些應用實(shí)例均證明了模擬FastSPICE具有優(yōu)越的性能。

  具體性能

  使用新工具來(lái)檢驗當今領(lǐng)先的消費、無(wú)線(xiàn)設備、計算機和網(wǎng)絡(luò )設備等產(chǎn)品的電路設計時(shí)的一些性能結果如表1所示。對于列出的具有代表性的電路,新工具的瞬態(tài)仿真具有SPICE級別的精確性。

  這些電路的復雜程度涵蓋了兩個(gè)數量級,應用包括無(wú)線(xiàn)收發(fā)器、復雜的模擬/混合信號芯片和消費芯片等。所有這些都是以原來(lái)的測試平臺和電路配置進(jìn)行的設計。所有這些結果均不需要仿真器的模塊級微調。對于各個(gè)設計,電路設計師將重要信號的波形和重要節點(diǎn)的測量與目前使用的SPICE仿真器得出的結果進(jìn)行比較,從而證明了新工具具有SPICE級別的精確度。

  結語(yǔ)

  流片前芯片中模擬/射頻模塊的驗證問(wèn)題對于設計團隊來(lái)說(shuō)是一個(gè)巨大的挑戰?,F有的仿真流程不能與設計復雜度同步發(fā)展,結果導致對于模擬/射頻子系統來(lái)說(shuō),設計師必須花費數周甚至數月的時(shí)間來(lái)進(jìn)行系統驗證。傳統的SPICE不再能滿(mǎn)足要求。而B(niǎo)erkeley設計自動(dòng)化公司的精確電路分析工具及其結果展示出其打破瓶頸并足以解決這些復雜驗證問(wèn)題的能力?!?(周俊峰 譯)



評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>