<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 汽車(chē)電子 > 設計應用 > 基于FPGA的偽碼測距電路的設計與實(shí)現

基于FPGA的偽碼測距電路的設計與實(shí)現

——
作者:王世練 張爾揚 時(shí)間:2007-08-02 來(lái)源: 收藏
    1 引 言

  現場(chǎng)可編程門(mén)陣列()用硬件電路完成算法的過(guò)程,一方面解決了系統的開(kāi)銷(xiāo)問(wèn)題,提供了提高系統整體性能的條件,另一方面,由于靜態(tài)RAM型的具備可重構特性,這使得資源利用率得到顯著(zhù)提高。既具有通用計算系統的靈活性,又有專(zhuān)用處理系統的性能,對實(shí)現高性能信號處理具有很高的應用價(jià)值,而且可重構的特性使其可以根據算法來(lái)調整相應的通信結構和數據字長(cháng)。FPGA以其高度的靈活性與硬件的高密度性在通信信號處理中得到了廣泛的應用。

  在對Xilinx公司的Virtex-E系列FPGA芯片進(jìn)行充分理解的基礎上,結合炮兵某數字測距定位系統的實(shí)現,這里設計了偽碼的測距電路,并對其FPGA的實(shí)現進(jìn)行了分析。

  系統電路總體設計如圖1所示。

系統偽碼測距電路總體設計

  系統根據前端輸入數據進(jìn)行碼的捕獲與跟蹤,這些都在FPGA邏輯運算控制部分實(shí)現。該部分是系統的核心。

  控制部分主要實(shí)現數據的計算以及人機的信息互換。該部分對輸入數據進(jìn)行運算,以得出距離信號;并負責將距離信號進(jìn)行顯示,同時(shí)還可根據外部指令控制系統的工作。指令輸入接口可以控制數據顯示的刷新頻率,控制系統的工

作進(jìn)程。

  時(shí)鐘產(chǎn)生部分的主要功能是為控制部分及FPGA邏輯運算控制部分產(chǎn)生所需的不同的時(shí)鐘信號。

  2 原理

  系統采用轉發(fā)式二次偽隨機碼測距,即主控站發(fā)射的隨機測距信號經(jīng)用戶(hù)站轉發(fā)后再與本地碼進(jìn)行相關(guān)運算,通過(guò)測量?jì)烧呦嚓P(guān)峰的位置來(lái)確定信號到達的時(shí)間,根據收發(fā)之間的時(shí)間差即可確定主控站與用戶(hù)站之間的距離,如圖2所示。

  PN碼的相關(guān)特性取決于所取碼的類(lèi)型和長(cháng)度。分析表明,當接收到的PN碼與本地碼相差一個(gè)碼元以上時(shí),二者的相關(guān)值接近于最大輸出的1/p(p為偽碼周期中的碼元數,即碼長(cháng));當時(shí)間相差為零,即兩序列完全對準時(shí),輸出最大;當二者的時(shí)間差為正負一個(gè)碼元之內時(shí),相關(guān)值隨著(zhù)時(shí)間差的變化而變化。在一個(gè)序列周期內,相關(guān)值只在一個(gè)碼元寬度內有明顯變化,為三角形,其它時(shí)間基本為零。圖3為一個(gè)m序列偽碼的自相關(guān)函數的示意圖。

二次偽隨機碼測距

  相關(guān)峰可以被用來(lái)測量?jì)蓚€(gè)PN序列之間的時(shí)間差,借此測量用戶(hù)站與主控站之間的距離。利用三角形相關(guān)峰的線(xiàn)性斜邊,粗同步到一個(gè)碼片寬度內之后,通過(guò)PN碼跟蹤環(huán)可實(shí)現碼片內的精同步。

  3 偽碼同步模塊實(shí)現

  擴頻碼的同步又分粗略同步和精確同步,也就是擴頻碼的捕獲和跟蹤。通過(guò)擴頻碼的捕獲可以使本地偽碼與接收到的碼元基本保持同步,獲得二分之一碼元寬的同步精度。但由于發(fā)射機和接收機的相對運動(dòng)及時(shí)鐘的不穩定,特別是測距的需要,必須對接收信號進(jìn)一步跟蹤,使本地參考信號盡可能跟隨接收信號的變化。擴頻碼的跟蹤可以使同步精度控制在更小碼元周期范圍內,由此得到的距離估計誤差較小。

  常用的偽碼捕獲方法有并行捕獲方法和串行捕獲方法。并行捕獲法的捕獲時(shí)間短,但對長(cháng)的PN碼,匹配濾波器設備量大,實(shí)現困難;對擴頻碼捕獲使本地碼與接收碼的相位保持二分之一碼元的同步精度,工程上多采用滑動(dòng)捕獲法,使接收到的序列與本地產(chǎn)生的序列進(jìn)行滑動(dòng)比較,直至滿(mǎn)足要求。經(jīng)綜合比較,采用在實(shí)現上較簡(jiǎn)單的簡(jiǎn)單逐步移位串行捕獲法。

  偽碼跟蹤即使本地參考信號盡可能跟隨接收信號的變化,擴頻碼的跟蹤可以使同步精度控制在十分之一碼元周期范圍內,以減小距離估計誤差。擴頻碼的跟蹤通過(guò)碼跟蹤回路實(shí)現。延時(shí)鎖定環(huán)DLL和抖動(dòng)環(huán)TDL是碼跟蹤環(huán)的兩種配置,TDL和DLL都可用于相關(guān)模式和非相關(guān)模式。TDL可以克服DLL的增益不平衡問(wèn)題,但會(huì )導致3dB的跟蹤誤差而使性能降低,一般采用非相干延時(shí)鎖定環(huán)DLL。

偽碼同步模塊實(shí)現

偽碼同步實(shí)現

  在本原理性設備的研制過(guò)程中,不加任何導航數據,經(jīng)數字下變頻后所得的數信號理論上是相對發(fā)射具有一定延時(shí)的PN序列。圖4給出了偽碼捕獲與跟蹤的實(shí)現過(guò)程。碼跟蹤采用的是超前-滯后型數字鎖相環(huán)(LL-DPLL),鑒相器逐周地比較輸入信號與本地參考信號的相位,根據相位超前或滯后相應地輸出一個(gè)超前或滯后脈沖,雙相高頻時(shí)鐘源產(chǎn)生兩路反相的高頻時(shí)鐘。同時(shí),控制電路根據鑒相電路的超前或滯后脈沖控制分頻器輸入脈沖的加減,以達到調整本地PN碼相位的目的,實(shí)現精同步。只要根據記錄下的超前與滯后脈沖的數目(一個(gè)碼片內的延時(shí)),以及捕獲時(shí)記錄下的數據(一個(gè)偽碼周期內的延時(shí))即可計算出傳輸延時(shí)。

    4 工作流程

  4.1 碼的捕獲

  在本地產(chǎn)生與發(fā)送碼完全相同并有一定相對時(shí)延的本地碼,將本地碼與接收到的PN碼進(jìn)行逐位比較,相同則計數器加1,即記錄下相同的碼片數。持續一個(gè)PN碼周期后,將二者相同的數目與門(mén)限進(jìn)行比較,如果大于門(mén)限則判斷為已經(jīng)捕獲到PN碼,輸出同步標志信號;否則,通過(guò)控制電路扣除PN碼的產(chǎn)生時(shí)鐘一個(gè)脈沖,使PN碼延遲一個(gè)碼元,并將計數器清零,同時(shí)另一計數器記錄下PN碼延遲的碼元數,并最終輸出粗同步輸出信號。

  4.2 精同步

  中頻數字化處理后的信號與本地PN碼時(shí)鐘信號進(jìn)行鑒相比較,輸出超前或滯后脈沖信號,根據超前與滯后信號,加上或減去一個(gè)高頻脈沖,從而控制分頻器的輸入,達到調整本地時(shí)鐘相位的目的。同時(shí)記錄下加減脈沖的數目,計數器的輸出即為精同步輸出信號。二者達到同步時(shí),也即完成精同步時(shí),鑒相器產(chǎn)生交替的加減脈沖。

  4.3 測距

  當同步標志信號輸出為真時(shí),根據精同步輸出信號與粗同步輸出信號即可以計算出傳輸的延時(shí),得到測量距離。

  5 結束語(yǔ)

  按圖4所示結構用FPGA實(shí)現偽碼的同步,還應綜合考慮芯片內部資源利用情況與綜合后的運行速率問(wèn)題。設計時(shí)利用VHDL(Very High SpeedIntegrated Circuit Hardware DescriptionLanguage)硬件描述語(yǔ)言進(jìn)行設計。VHDL語(yǔ)言描述能力強,覆蓋面廣,抽象能力強,可讀性好。運用VHDL語(yǔ)言可以大大減輕設計工作強度,提高設計質(zhì)量,降低出錯率。

  根據初步的試驗結果,PN碼碼長(cháng)為127,速率為4MHz時(shí),最大捕獲時(shí)間約

為幾個(gè)ms。采用高頻時(shí)鐘,精同步可達到十分之一碼元的分辨率。

  參考文獻

  1 ?!∏啵删幊虒?zhuān)用集成電路及其應用與設計實(shí)踐.北京:國防工業(yè)出版社,1997

  2 查光明等.擴頻通信.西安:西安電子科技大學(xué)出版,1990

分頻器相關(guān)文章:分頻器原理


評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>