Springsoft的Siloti VE信號能見(jiàn)度增強系統獲得多項國際半導體組織肯定
——
傳統的電路設計驗證方法需要花費大量資源與時(shí)間將信號數據由電路仿真中轉存出來(lái)以取得必要的信號能見(jiàn)度提供工程師作為除錯分析之用,而于去年3月問(wèn)世的Siloti VE則改變此耗時(shí)且浪費資源的缺點(diǎn),有效地加強在全芯片的電路驗證過(guò)程中關(guān)于內部信號動(dòng)作的能見(jiàn)度?;谶@項技術(shù),設計工程師可以大幅減少電路仿真的次數與時(shí)
間,而不必犧牲其對內部信號的能見(jiàn)度。
Siloti VE與Cadence, Mentor Graphics, Synopsys等公司的產(chǎn)品同時(shí)被IEC評選為年度Design Vision Award中ASIC和IC設計工具類(lèi)的決賽候選者,該獎項是為了表?yè)P電子產(chǎn)品設計中的創(chuàng )新性、獨特性、對市場(chǎng)的影響、對顧客的利益、以及對整個(gè)展業(yè)的貢獻。2007的決賽者是由96位產(chǎn)業(yè)界領(lǐng)導者所組成的DesignCon 技術(shù)委員會(huì )從眾多產(chǎn)品中所選出的。
值得一提的是,Siloti VE同時(shí)被EDN雜志列為 ”Hot 100 list of 2006”,雜志編輯說(shuō)明:「這是特別為電子工程師所建立的有價(jià)值參考數據,萃取出年度最創(chuàng )新和最具意義的產(chǎn)品?!筍iloti VE 正是在14個(gè)設計自動(dòng)化(EDA)產(chǎn)品中的佼佼者。
此外, Siloti VE 同時(shí)也贏(yíng)得了Test & Measurement World 雜志的 “Best in Test - 2007” 榮譽(yù)表?yè)P名單,這證明Siloti VE不只深獲設計工程師的肯定,同時(shí)也吸引了測試工程師的目光。這個(gè)獎項是為了表?yè)P編輯們認可的特殊創(chuàng )新與應用,而SimVE是今年唯一被認可的EDA工具。
評論