QuickLogic參考設計工具套件助工程師實(shí)現最低功耗設計
嵌入式標準產(chǎn)品(ESP)的先驅企業(yè)QuickLogic公司(Nasdaq股票代碼: QUIK)今天發(fā)布了一套使用Eclipse II FPGA器件進(jìn)行低功耗設計的參考設計工具套件(Reference Design Kit,RDK)。這套RDK由硬件和軟件工具組成,使設計師可以直接測量Eclipse II設計的實(shí)際功耗,同時(shí)還可在開(kāi)發(fā)過(guò)程中計算、分析和模擬Eclipse II設計的功耗。
本文引用地址:http://dyxdggzs.com/article/3479.htmQuickLogic邏輯產(chǎn)品總監Brian Faith 表示:“功耗最小化已成為許多芯片設計的一項重要設計指標,在采用FPGA器件的設計方面尤為如此。我們的低功耗RDK使設計者能夠優(yōu)化Eclipse II設計至最低功耗,并且能夠以實(shí)際芯片驗證其設計,從而顯著(zhù)縮短產(chǎn)品開(kāi)發(fā)周期?!?/span>
該低功耗RDK包括兩塊PCB電路板——一塊原型電路板上載有Eclipse II FPGA器件,另一塊子卡用于測量功耗。原型電路板有144管腳TQFP或208管腳PQFP兩種插座供用戶(hù)選擇,這兩款插座均適用于所有 Eclipse II 系列產(chǎn)品。其它的主板組件包括一個(gè)RS232C 接口、一個(gè)UART控制器、4K串行EEPROM以及兩個(gè)LED顯示。子卡組件包括一個(gè)MSP430C133微處理器,一個(gè)LCD模塊、兩個(gè)LED顯示管以及三個(gè)電流傳感器。
利用低功耗RDK,設計師們能夠訪(fǎng)問(wèn)Eclipse II芯片上的每個(gè)I/O管腳,方便地將其連接至調試工具、示波鏡和邏輯分析儀。用于功率測量的子板不僅能夠分別顯示Eclipse II 核心部分和I/O部分的功耗,而且還能夠分別顯示不同I/O bank的功耗。該低功耗RDK可以通過(guò)自帶的LCD顯示單獨使用,也可以結合使用帶有圖形用戶(hù)接口的PC機,這樣能夠提供包括隨時(shí)間變化的動(dòng)態(tài)功耗圖表在內的更全面的功耗信息。
評論