全新ARM CoreLink系統IP為下一代異構SoC奠定基礎
ARM近日宣布,推出全新ARM® CoreLink 系統IP,旨在提高下一代高端移動(dòng)設備的系統性能和功效。CoreLink CCI-550互連支持ARM big.LITTLE 處理技術(shù)和完全一致性圖形處理器(fully coherent GPU),并能降低延遲和增加峰值吞吐量。CoreLink DMC-500內存控制器為處理器和顯示器提供更高帶寬和更快延遲響應。這兩款CoreLink產(chǎn)品已交付主要合作伙伴,現均可通過(guò)授權獲得;相關(guān)制造芯片預計在2016年底出貨。
本文引用地址:http://dyxdggzs.com/article/282269.htmARM系統和軟件部門(mén)總經(jīng)理Monika Biddulph表示:“經(jīng)過(guò)優(yōu)化的內存訪(fǎng)問(wèn)對于一流的SoC設計至關(guān)重要,以滿(mǎn)足移動(dòng)市場(chǎng)嚴苛的需求。在系統環(huán)境下設計的ARM IP可實(shí)現最佳性能,并易于整合。這也正是超過(guò)100家合作伙伴選用值得信賴(lài)的ARM系統IP進(jìn)行SoC設計的原因。全新的CoreLink 系統IP可幫助ARM及其合作伙伴全面提升移動(dòng)設備的系統效率和性能,從而在下一個(gè)關(guān)鍵節點(diǎn)繼續保持領(lǐng)先。”
通過(guò)一致性進(jìn)行加速
CoreLink CCI-550改進(jìn)了對GPU一致性(GPU Coherency)的支持,能夠加強電源管理并帶來(lái)許多系統級的優(yōu)點(diǎn)。一致性能夠縮短新應用的開(kāi)發(fā)成本和時(shí)間,這主要得益于異構處理對計算引擎的更具效率的利用。具有共享虛擬內存特點(diǎn)和其他更新的編程模式的OpenCL 2.0對系統一致性做到了充分的利用。所有的處理器都運行相同的數據,避免了不必要的緩存維護或內存備份。這也使得系統架構與異構系統架構一致性標準(HAS Coherency Standards)完全符合。
可擴展至多重應用和更高吞吐量
CoreLink CCI-550包含了對微架構的改進(jìn),可為嚴苛的使用案例提供更高的峰值吞吐量;此外還包含了對服務(wù)質(zhì)量(Quality of Service, QoS)的提升,可減少20%的延遲。SoC設計者可以對內存通道的數量、跟蹤器尺寸、偵聽(tīng)過(guò)濾器的容量進(jìn)行配置,并最多可擴展到6個(gè)完全一致性處理器集群。增強的可擴展性不僅能滿(mǎn)足移動(dòng)設備,還能滿(mǎn)足眾多應用需求,包括數字電視、汽車(chē)電子和具有高成本效益的網(wǎng)絡(luò )應用。
帶寬更高、延遲更低
耗時(shí)耗能的內存處理需要一個(gè)用系統級方式設計的內存控制器,以此來(lái)減少瓶頸。對于A(yíng)RM Cortex®處理器而言,CoreLink DMC-500能夠提供最低的延遲和功耗,并為最高以L(fǎng)PDDR4-4267傳輸速度運行的LPDDR4/3內存帶來(lái)更高的服務(wù)質(zhì)量(QoS)。當被集成到設計層時(shí),CoreLink CCI-550 和CoreLink DMC-500共同協(xié)作,可實(shí)現超過(guò)50GB/s的峰值系統內存帶寬,能夠以良好的性能實(shí)現包括4K視頻在內的更豐富內容,從而帶來(lái)高端智能手機和平板電腦上的最佳用戶(hù)體驗。
林利集團(Linley Group)資深分析師 Mike Demler表示:“SoC設計者必須滿(mǎn)足旗艦級移動(dòng)設備對于性能日益增長(cháng)的要求。為了提供諸多高級功能,例如4K視頻錄制/回放、120fps攝像頭、四倍高清顯示等,設計者必須在嚴格的功耗要求下將異構CPU、GPU和加速器集成到一個(gè)高速緩存一致性系統(cache-coherent system)中。ARM開(kāi)發(fā)CoreLink系統IP的戰略是將其與處理器核同步開(kāi)發(fā)和驗證,這使得設計者能夠繼續提升移動(dòng)計算性能的標準。”
可信賴(lài)的、已得到驗證的技術(shù)
ARM CoreLink互聯(lián)產(chǎn)品是芯片合作伙伴值得信賴(lài)的選擇,已向100多家芯片合作伙伴授權超過(guò)200次。 ARM所提供的系統IP,都經(jīng)過(guò)廣泛的系統測試和驗證,適用于A(yíng)RM Cortex處理器和 ARM Mali 圖形處理器。
評論