基于DDS驅動(dòng)PLL結構的寬帶頻率合成器設計
2 電路分析與仿真
本文引用地址:http://dyxdggzs.com/article/277449.htm為了分析和評估提出的頻率綜合器性能,采用ADISimPLL軟件對該方案的相位噪聲模擬仿真。仿真結果如圖4,圖5所示。這里給出頻率為810 MHz,環(huán)路帶寬為120 kHz的相位噪聲仿真圖形以及鎖定時(shí)間圖形,從圖中可以看出,該方案滿(mǎn)足了設計目標的要求。


3 實(shí)驗及測量結果
為了檢驗文中給出的頻率綜合器性能,使用Agi-lent E4401B對掃頻源的相位噪聲、雜散進(jìn)行測量,測量結果如圖6~圖8所示。594~999 MHz包含了很多頻點(diǎn),測試時(shí)選擇了一系列較有代表性的點(diǎn)進(jìn)行測量,限于篇幅,這里給出810 MHz頻點(diǎn)相位噪聲和雜散的測量結果。由圖可見(jiàn),相噪為-92 dBc/


4 結語(yǔ)
介紹了一種采用DDS激勵PLL的頻率合成器,有效地克服了寬帶系統中DDS輸出頻率較低和PLL頻率分辨率低的缺點(diǎn)。取長(cháng)補短實(shí)現頻率合成,實(shí)現了單一技術(shù)難以達到的效果。
低通濾波器相關(guān)文章:低通濾波器原理
分頻器相關(guān)文章:分頻器原理 晶振相關(guān)文章:晶振原理 鎖相環(huán)相關(guān)文章:鎖相環(huán)原理
評論