借助差分接口改善射頻收發(fā)器設計性能
ADL5372的輸入電路需要0.5 V共模電壓,由流經(jīng)50 Ω電阻的10 mA直流電流提供。0 mA至20 mA交流電流由兩個(gè)50 Ω電阻和一個(gè)100 Ω電阻共享。因此調制器輸入的交流電壓為20 mA × ((50 × 2) || 100) = 1 V p-p。TxDAC與調制器之間的濾波器用于去除高頻雜散和諧波成分。濾波器的輸入和輸出阻抗為100 Ω。完整接口如圖6所示。
本文引用地址:http://dyxdggzs.com/article/266767.htm

圖6.直流耦合發(fā)射機IF接口框圖和濾波器仿真結果
采用50 Ω輸出時(shí),ADL5372的電壓轉換增益為0.2 dBm。使用13 dB PAR調制器信號時(shí),平均功率必須至少減小15 dB,以便適應Tx數字預失真過(guò)程。ADL5372具有1 V p-p單音輸入時(shí),平均調制器輸出功率為7.1 dBm – 2.9 dB = 4.2 dBm。如果考慮低通濾波器的2.2 dB插入損耗,平均輸出功率為4.2 dBm – 2.2 dB = 2 dBm。這種狀態(tài)下,調制器輸出端平均輸出功率為-10dBm。
為了保證發(fā)射鏈路提供11 dBm平均發(fā)射功率,Tx信號鏈內后端需要具有26 dBm 的P-1dB的PA驅動(dòng)器。如果需要2 dB插入損耗的RF濾波器以抑制LO饋通和調制器邊帶輸出,那么增益模塊和PA驅動(dòng)器必須提供23 dB的總增益。針對此應用,建議使用具有集成式增益模塊、數字控制衰減器和PA驅動(dòng)器的VGA ADL5243。
結束語(yǔ)
本文介紹了ZIF和超外差式接收機解調器、IF VGA、混頻器和ADC模擬端口差分設計,以及TxDAC與FMOD之間的發(fā)射機差分接口,其中均使用ADI器件作為信號鏈有源部分。另外還提供了設計用于這些電路的應用濾波器的增益計算和仿真結果。本振差分接口設計以及其他相關(guān)設計詳情請參閱以下參考文獻。
低通濾波器相關(guān)文章:低通濾波器原理
評論