數字射頻存儲器用GaAs超高速3bit相位體制ADC的設計與實(shí)現
由圖7 測試結果可知,如果定義10°相位誤差(對應±0.22LSB)為界,那么該電路具有接近150MHz的帶寬,ADC 的輸出碼流速率可達1.2Gbps。以上測試結果均在2GHz 時(shí)鐘速率下測得。
5、結論
本文詳細討論、分析了用于3bit相位體制DRFM 系統的3bit 相位體制ADC的設計過(guò)程。利用南京電子器件研究所標準GaAs Φ76mm 全離子注入工藝,采用全耗盡非自對準MESFET 器件加工實(shí)現了3bit 超高速相位體制ADC。測試結果表明,電路可在2GHz 時(shí)鐘速率下完成采樣、量化,達到1.2Gbps 的輸出碼流速率,其瞬時(shí)帶寬可達150MHz,具備±0.22LSB 的相位精度。經(jīng)進(jìn)一步改進(jìn)后可應用于3bit 相位體制DRFM 系統中。
評論